首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
围绕降低温漂、提高电源抑制比的目标,设计一种带有分段曲率补偿并且具有较好的电源抑制比性能的带隙基准电路.设计带隙基准电路,优化传统的电流求和结构,采用共源共栅结构作为电流源以提高电源抑制比.设计温度补偿电路,改善带隙基准的温度系数.设计采用SMIC 0.18μm CMOS工艺,1.8 V电压供电,输出的基准电压为900 mV,在温度为-45 125℃范围内,仿真显示,温度系数为2.3×10~(-6)/℃,在低频时电源抑制比可以达到-86 dB,电路性能参数满足预期要求.  相似文献   

2.
文章依据带隙基准电压源的基本原理设计了一种低温漂的带隙基准源,与传统带隙基准相比,所设计的电压源未使用运放。该基准电源电路有较低的温度系数和较高的电源抑制比,此外还增加了启动电路,以保证电路工作点正常。仿真结果表明,低频时电源抑制比可达85 dB,在-20℃~100℃范围内输出变化仅为0.8 mV,温度系数仅为4.968×10-6,常温下输出电压为1.296 V,电源电压范围为3.9~5.5 V。  相似文献   

3.
低温度系数高电源抑制比带隙基准源的设计   总被引:1,自引:0,他引:1  
基于SMIC 0.18 μm CMOS工艺,设计了一种适用于数模或模数转换等模数混合电路的低温度系数、高电源抑制比的带隙基准电压源.针对传统带隙基准源工作电压的限制,设计采用电流模结构使之可工作于低电源电压,且输出基准电压可调;采用共源共栅结构(cascode)作电流源,提高电路的电源抑制比(PSRR);采用了具有高增益高输出摆幅的常见的两级运放.Cadence仿真结果表明:在1.8V电源电压下,输出基准电压约为534 mV,温度在-25~100℃范围内变化时,温度系数为4.8 ppm/℃,低频电源抑制比为-84 dB,在1.6~2.0 V电源电压变化范围内,电压调整率为0.15 mV/V.  相似文献   

4.
为提高基准源的温度系数、电压调整率和电源抑制比,采用0.6μm标准CMOS工艺,设计一种采用电流镜复制技术的带隙基准源.仿真结果表明,电路具有结构简单、启动性能好、电压输出灵活稳定、温度范围宽等特点,能够满足模拟集成电路的要求.在3种工艺角模型,-50~+195℃温度变化范围内,其温度系数约为1.632×10-5℃-1,电源抑制比为-70 dB;而在4.5~6.5 V的电源范围内,其电压调整率为4.0×10-4.  相似文献   

5.
提出了一种新型的高性能带隙基准电压源,该基准电压源采用共源共栅电流镜提供偏置电流,减少沟道长度调制效应带来的误差,并增加1个简单的减法电路,使得偏置电流更好地跟随电源电压变化,从而提高电路的电源抑制比。整体电路使用CSMC 0.6μm CMOS工艺,采用Hspice进行仿真。仿真结果表明,在-50~ 100℃温度范围内温度系数为2.93×10-5℃,电源抑制比达到-84.2 dB,电源电压在3.5~6.5 V之间均可实现2.5±0.0012 V的输出,是一种有效的基准电压实现方法。  相似文献   

6.
一种新的CMOS带隙基准电压源设计   总被引:2,自引:0,他引:2  
设计了一种新的CMOS带隙基准电压源.通过采用差异电阻间温度系数的不同进行曲率补偿,利用运算放大器进行内部负反馈,设计出结构简单、低温漂、高电源抑制比的CMOS带隙基准电压源.仿真结果表明,在VDD=2 V时,电路具有4.5×10-6V/℃的温度特性和57 dB的直流电源抑制比,整个电路消耗电源电流仅为13μA.  相似文献   

7.
文章设计了一种应用于D/A转换器芯片中的带隙基准电压电路,在3 V工作电压下具有极低的温度系数,输出电压低于传统带隙基准电路.该电路改进了传统带隙基准电路,减小了运放失调和电路误差,通过电阻二次分压降低了基准输出电压.在SMIC 0.35 μm CMOS工艺下,使用Hspice进行了仿真.仿真结果表明:该基准的温度系数在-40~100 ℃的范围内仅为3.6×10-6 /℃;电源电压在2.7~3.3 V之间变化时,电源抑制比为52 dB.该文设计的带隙基准电压源完全符合设计要求,是一个性能良好的基准电路.  相似文献   

8.
为提高带隙基准电压源的温度特性,采用Buck电压转移单元产生的正温度系数对VBE的负温度系数进行高阶曲率补偿.同时使用共源共栅结构(Cascode)提高电源抑制比(PSRR).电路采用0.5 μm CMOS工艺实现,在5 V电源电压下,基准输出电压为996.72 mV,温度范围在-25~125 ℃时电路的温漂系数为1.514 ppm/℃;当电源电压在2.5~5.5 V变化时,电压调整率为0.4 mV/V,PSRR达到59.35 dB.  相似文献   

9.
设计了一种采用前调整器的高电源抑制比的CMOS带隙基准电压源.基于CSMC 0.5 μm标准CMOS工艺,分别对有前调整器与没有前调整器的CMOS带隙基准电压源进行了设计与仿真验证.仿真结果显示,采用前调整器的带隙基准在100 Hz、1 kHz、100 kHz处分别获得了-117.3 dB、-106.2 dB、-66.2 dB的高电源抑制比,而没有采用前调整器的CMOS带隙基准在100 Hz、1 kHz、100 kHz处仅分别获得了-81.8、-80.1、-44.9 dB的电源抑制比;在-15 ~90℃范围内,采用前调整器的带隙基准的温度系数为6.39 ppm/℃;当电源电压在2.2 ~8 V变化时,采用调整器的带隙基准的输出电压变化仅9.73μV.  相似文献   

10.
基于CSMC 0.5 μm CMOS工艺,采用CMOS技术,设计一种高性能的带隙基准电压源.带隙基准电压源输出电压经过电平转换电路,反馈回带隙基准电压源中的运算放大器,可以获得良好的电源特性和带负载能力.采用可修调电阻阵列,精确地控制温度系数.仿真结果表明:在5 V电源电压下,温度系数为8.28×10-6/℃,低频电源抑制比为83 dB.  相似文献   

11.
设计了低温度系数、高电源抑制比BiCMOS带隙基准电压发生器电路.综合了带隙电压的双极型带隙基准电路和与电源电压无关的电流镜的优点.电流镜用作运放,它的输出作为驱动的同时还作为带隙基准电路的偏置电路.使用0.6μm双层多晶硅n-well BiCMOS工艺模型,利用Spectre工具对其仿真,结果显示当温度和电源电压变化范围分别为-45~85℃和4.5~5.5 V时,输出基准电压变化1 mV和0.6 mV;温度系数为16×10-6/℃;低频电源抑制比达到75 dB.电路在5 V电源电压下工作电流小于25μA.该电路适用于对精度要求高、温度系数低的锂离子电池充电器电路.  相似文献   

12.
设计了一种指数型曲线补偿的带隙基准源电路.利用Bipolar管的电流增益随温度呈指数型变化的特性,有效地对基准源进行指数型温度补偿.电路具有较低的温度系数,并且结构简单;利用深度负反馈的方法,可有效地抑制电源电压变化给带隙基准源所带来的影响,提高了电源抑制比;为了加大电路的带负载能力,该电路增加了输出缓冲级.用spectre工具对其进行仿真,结果显示在-40 ℃~85 ℃的温度范围内,电路具有12×10-6/℃的低温度系数;当电源电压在4.5 V到5.5 V之间变化时,基准源电压的变化量低于85 μV.电路采用0.6 μm BICMOS工艺实现.  相似文献   

13.
提出了一种新颖的利用负反馈环路以及RC滤波器提高电源抑制比的高精密CMOS带隙基准电压源.采用上海贝岭的1.2μm BiCMOS工艺进行设计和仿真,spectre模拟表明该电路具有较高的精度和稳定性,带隙基准的输出电压为1.254V,在2.7V-5.5V电源电压范围内基准随输人电压的最大偏移为0.012mV,基准的最大静态电流约为11.27μA;当温度-40℃-120℃范围内,基准温度系数为1mV;在电源电压为3.6V时,基准的总电流约为10.6μA,功耗约为38.16μW;并且基准在低频时具有100dB以上的电源电压抑制比(PSRR),基准的输出启动时间约为39μs.  相似文献   

14.
基于0.6μm BICMOS(双极型互补金属氧化物半导体)工艺设计了一种具有分段曲率补偿的高精度带隙基准电压源.对该分段曲率补偿电路产生不同温度区间的正温度系数电流进行补偿,且所需的补偿支路可根据实际电路要求进行设定.基准核心电路采用无运算放大器结构,形成负反馈环路稳定输出电压.同时设计了预校准电路,提高了电源抑制比.利用cadence工具仿真结果表明,在-40~125℃范围内基准电压的温度系数仅为0.3×10-6/℃,电源抑制比达到-104dB.  相似文献   

15.
新型结构的高性能CMOS带隙基准电压源   总被引:2,自引:0,他引:2  
运用带隙基准的原理,采用0.5 μm的CMOS(Complementary Metal-Oxide Semiconductor)工艺,设计了一个新型结构的高性能CMOS带隙基准电压源.HSPICE仿真结果表明:电源电压VDD最低可达1.9 V,在温度-30~125℃范围内,电源电压VDD在1.9~5.5 V的条件下,输出基准电压VREF=(1.225±0.001 5) V,温度系数为γTC=14.75×10-6/℃,直流电源电压抑制比(PSRR)等于50 dB.在温度为25℃且电源电压为3 V的情况下功耗不到15 μW.整个带隙基准电压源具有良好的性能.  相似文献   

16.
基于Ahujia基准电压发生器设计了低功耗、高电源抑制比CMOS基准电压发生器电路.其设计特点是采用了共源共栅电流镜,运放的输出作为驱动的同时还作为自身的偏置电路;其次是采用了带隙温度补偿技术.使用CSMC标准0.6μm双层多晶硅n-well CMOS工艺混频信号模型,利用Cadence的Spectre工具对其仿真,结果显示,当温度和电源电压变化范围为-50-150℃和4.5-5.5 V时,输出基准电压变化小于1.6 mV(6.2×10-6/℃)和0.13 mV;低频电源抑制比达到75 dB.电路在5 V电源电压下工作电流小于10 μA.该电路适用于对功耗要求低、稳定度要求高的集成温度传感器电路中.  相似文献   

17.
基于华润上华0.5 μm混合信号标准CMOS工艺设计了一种适用于人体局域网(human body area network,BAN)前置处理电路的高性能参考电压源.通过采用正温度系数电阻与负温度系数电阻的温度互补技术,参考电压源获得非常低的温漂特性;通过采用前调整器技术,有效地提高了参考电压源输出电压的电源抑制比.仿真结果显示,在室温及4V电源电压条件下,参考电压源获得了1.3123 V的输出参考电压;当温度在-20-120℃变化时,参考电压源输出电压的温度系数仅为6.0 ppm/℃;当电源电压从3.5V变化到6V时,参考电压源的输出电压在1.312 325-1.312 365 V变化,其变化量仅为40 μV;参考电压源在1 kHz,10 kHz,100 kHz及1 MHz频率处分别获得-98.9 dB,-97.1 dB,-81.7 dB及-57.4 dB的电源抑制比.  相似文献   

18.
为获得一个稳定而精确的基准电压,提出了一种适用于低电源电压下高阶曲率补偿的电流模式带隙基准源电路,通过在传统带隙基准源结构上增加一个电流支路,实现了高阶曲率补偿。该电路采用Chartered 0.35μm CMOS工艺,经过Spectre仿真验证,输出电压为800mV,在-40~85℃温度范围内温度系数达到3×10^-6℃^-1,电源抑制比在10kHz频率时可达-60dB,在较低电源电压为1.7V时电路可以正常启动,补偿改进后的电路性能较传统结构有很大提高.  相似文献   

19.
基于0.18μm BCD工艺,设计了一种新颖的低温漂高电源抑制比(PSRR)的带隙基准源电路。基准核心电路采用自偏置结构,简化了电路的设计。在不显著增加电路功耗与面积的前提下,通过引入预调节电路极大地提高了电路的PSRR。基准源输出采用负反馈结构,进一步提升了PSRR。Hspice软件仿真结果表明:在-40~150℃温度范围变化时,基准输出电压变化为283μV,温度系数仅为1.18×10-6(ppm)/℃;基准的稳定输出电压为1.257 V;电源电压在3~6 V范围变化时,线性调整率为0.082 m V/V;5 V电源电压下,低频时电源电压抑制比为130 d B,在100 k Hz时也能高达65 d B。电路整体功耗为0.065 m W,版图面积为63μm×72μm。  相似文献   

20.
本文设计了一种低电压、低功耗、高电源抑制比CMOS基准电压源。该电路基于工作在亚阈值区的MOS管,利用PTAT电流源与微功耗运算放大器构成负反馈系统以提高电源电压抑制比。SPICE仿真显示,在1V的电源电压下,输出基准电压为609mV,温度系数为72ppm/℃,静态工作电流仅为1.23μA。在1-5V的电源电压变化范围内,电压灵敏度为130μV/V,低频电源电压抑制比为74dB。该电路为全CMOS电路,不需要用到寄生PNP三极管,具有良好的CMOS工艺兼容性。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号