首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 156 毫秒
1.
逐次逼近寄存器(SAR registers)协调DAC(Digital-to-Analog Converter,数模转换器)和比较器共同工作,完成逐次逼近逻辑,在SAR ADC(Successive approximation A/D Converter,逐次逼近型模数转换器)的设计中非常重要。设计了一个应用于5V单电源电压、采样率为1MSPs、12bits、低功耗SAR ADC中的逐次逼近寄存器。通过比较分析逻辑综合和全定制两种方法,选择了全定制方法来实现逐次逼近寄存器,实现功耗、面积的最佳优化。  相似文献   

2.
设计了工作在5 V单电源电压下,典型采样速度为1 MSPs的12位低功耗逐次逼近型模数转换器。设计中D/A转换器采用了加电容分压器的电荷分布式结构,在扩展并行D/A转换器分辨率的同时大大节省了芯片面积,内置的3.3 V参考电压源采用自偏置的供电方式,提高了基准电压的精度,同时也降低了功耗。使用cadence spectre工具进行仿真,后仿结果表明,设计的D/A转换器、3.3 V基准源满足12 bit A/D转换的要求,逐次逼近A/D转换器可以正常工作。  相似文献   

3.
一种提高A/D转换器分辨率的方法杨峰(山东师范大学计算机科学系,250014.济南;30岁,男,硕士)逐次比较型A/D转换器的框图示于图1:这种转换器采用中分比较的原理。它的组成是以一个同样位数的D/A转换器为中心,再加上比较器,逐次逼近寄存器以及控...  相似文献   

4.
一种基于开关逻辑结构的低功耗SAR ADC的设计   总被引:1,自引:0,他引:1  
设计并实现了一款10位逐次逼近型模数转换器,该电路采用了改进型开关逻辑结构降低了开关的动作频率,提高了数模转换器的线性度,同时降低了模数转换器的功耗.仿真结果表明,该模数转换器在Chartered 0.35μm 2P4M工艺下实现了10位精度,转换速率为250 kHz,信噪比大于60 dB,功耗小于2 mW.流片后测试结果显示芯片达到设计指标要求,平均功耗为1.97 mW.  相似文献   

5.
基于CMOS 90 nm工艺设计了一款采用时域比较器的10位逐次逼近型模数转换器(successive approximation register analog-to-digital convertor,SAR ADC).与传统动态比较器相比,时域比较器利用差分多级电压控制型延时线将电压信号转为时间信号,并通过鉴相器鉴别相位差而得到比较器结果,减小了共模偏移对比较器的影响和静态功耗.同时,电路采用部分单调式的电容阵列电压转换过程,有效减小电容阵列总电容及其功耗.仿真结果表明,在电源电压1 V,采样率308 kS/s,信号幅度0.9 V的情况下,有效位数(ENOB)为9.45 bits,功耗为13.48 μW.   相似文献   

6.
设计了一种高速的逐次逼近型模数转换器(Successive Approximated Register Analog-Digital Converter,SAR ADC),与传统SAR ADC相比,该ADC除了采样电容阵列,额外使用了一个辅助数模转换器(Auxiliary Digital-Analog Converter,AUX-DAC)来实现2-bit/cycle.系统设计的SAR ADC使用了一个共享的内插预放大器,可以将输入信号和比较器隔离开,减小了比较器的回踢噪声.为了进一步提高转换速度,采用比较器交替工作模式,其输出结果直接送给电容阵列进行处理,与传统SAR ADC相比大大减小了逻辑延时.由于架构中使用了多路比较器,因此采用前台校准技术用来校正比较器的失调电压.后仿结果表明该ADC在400M采样速率和1.2V的电源电压下,可以实现48dB的SNDR,功耗为5.6mW,优值FoM为67fJ/conversion-step.  相似文献   

7.
本文设计了一款低功耗12-bit 50-MS/s逐次逼近型模数转换器,提出了一种动态比较器失调电压校正技术,取代了采用预放大器降低比较器失调电压的传统方法,解决了比较器低功耗和高精度之间的矛盾;基于时分复用的方法,改进了转换器核心数字逻辑,只需传统结构1/2的硬件电路便能实现相同的功能.此外,本文针对桥接电容和寄生电容引入的非线性问题做了详细的分析和公式推导.本设计采用SMIC 65nm标准CMOS工艺,核心芯片供电电压为1.2V,采样速率为50MS/s,版图后仿真结果表明,该ADC可达到71.5dB的信噪比和84.5dB的无杂散动态范围,功耗为4mW,芯片核心面积为0.3×0.2mm2.  相似文献   

8.
根据预放大锁存快速比较理论,设计了一种应用于12 bit、1 MS/s逐次转换型模数转换器的比较器。采用上华0.5μm CMOS工艺,基于Hspice仿真工具,提出了测量预放大器和锁存器的失调电压的新方法。对已有失调校准技术进行改进,进一步降低了预放大器和锁存器的失调电压,显著提高了比较器的精度。采用Cadence Spectre进行仿真,结果表明,在5 V单电源电压、20 MHz时钟频率时,分辨率可以达到0.8 mV,满足12 bit SAR ADC的精度要求。  相似文献   

9.
本文介绍一种新颖的12位A-D转换器及由其组成的快速数据采集系统。这种转换器由2个6位逐次逼近型A-D转换器串接而成,采用DMA(直接存储器存取)方式进行数据传输。它采用通用器件,转换时间为12μs,比通用单片12位集成A-D转换器的转换速度提高一个数量级。实践证明,串接几个逐次逼近型A-D转换器也是提高A-D转换器速度的有效方法。  相似文献   

10.
为了降低模数转换器(ADC)复杂度和功耗,基于低复杂度电容阵列数模转换器(DAC)参考电平切换方案,设计了一种低复杂度逐次逼近型模数转换器(SAR ADC).电容阵列DAC中电容采用双参考电平结构,降低电路的复杂度;比较器采用低复杂度两级动态结构,降低功耗;移位寄存器采用低复杂度动态锁存电路结构,降低功耗和减少误码;电容驱动电路采用低复杂度互补金属氧化物半导体(CMOS)反相器结构,减少晶体管数量. SAR ADC电路的仿真结果显示:在电压为1.0 V和采样频率为100 k Hz时,SAR ADC功耗为0.45μW,有效位(ENOB)为9.99 bit,其单步转换功耗为4.4 f J.该SAR ADC指标满足低功耗的要求,适用于便携式、植入式、穿戴式和无线传感器节点等低功耗电子终端.  相似文献   

11.
一种八位并行插值型模数转换器的设计   总被引:1,自引:0,他引:1  
数字技术的飞速发展,使得对模数转换器(ADC)的研究变得越来越重要.论文在并行模数转换器的基础上,结合内插结构设计了包括比较电路阵列、编码模块和输出锁存模块三个模块的八位模数转换器.这种新结构的八位并行内插模数转换器能更好地降低功耗和减小芯片面积;由于该模数转换器加入了抗饱和电路,提高了时钟脉冲的开关速度.利用Candence中的Spectre工具对电路进行了仿真,仿真结果表明,这种模数转换器达到了设计要求.  相似文献   

12.
为满足低成本实现高速、高精度模数转换器(ADC: Analog鄄to鄄Digital Converter)的要求, 提出了一种以低位数ADC 实现高位数ADC 的方法。该方法采用单片机比较器作为1 位ADC, 在被测信号上叠加一个扰动信号, 经过多次模数转换并累加, 达到多位高精度ADC 的效果。实验结果验证了该设计电路的合理性和正确性,实现了低成本ADC 在高精度测量中的应用。  相似文献   

13.
为了提高喂毛机的喂入均匀性和喂毛电子称的称重精度,研制了一种用于喂毛机的电子称重变送器.采用了16位模/数转换芯片AD7705,AD7705由精减指令集微控制器AT90S1200控制.为了消除工业现场的干扰,在AD芯片自带数字滤波的基础上,微处理器要对称重信号进行软件滤波.变送器与主机之间传送数字信号,采用光电偶合器隔离.采用先进的数模转换芯片,合理的电路拓扑设计和数字滤波技术,有效地提高了称重信号的精确性和稳定性.  相似文献   

14.
提出了一种能够改善高精度辐照加固设计流水线型模数转换器(ADC)动态性能指标的减式抖动电路技术.其中,基于深度伪随机数生成器所产生的伪随机数来驱动高精度数模转换器而生成所需的抖动信号,将抖动信号与ADC的输入信号相加输送给ADC进行量化,并将抖动信号从ADC量化输出中减去,以降低ADC的信噪  相似文献   

15.
王高华  孙鹏勇 《科学技术与工程》2008,8(4):1056-10571060
随着现代集成电路与可编程芯片的不断发展,语音信号的数字化处理应用越来越广泛.提出了一种由并行模数转换器ADC0809、复杂可编程逻辑器件XC9536与并行数模转换芯片AD558等构成数字化语音信号的采集与回放系统.  相似文献   

16.
Dithering是抑制模数转换器ADC量化噪声的重要方法,从数字Dithering量化定理出发,实现了数字Dithering的FPGA过程,对关键设计点给出了详尽的阐述,仿真结果也论证了Dithering对ADC性能的提升有积极的作用,为Dithering算法在实际的应用中起到一定的参考和借鉴作用。  相似文献   

17.
一种数字域自校正流水线模数转换器改进结构   总被引:1,自引:0,他引:1  
研究了对流水线模数转换器级间增益误差进行补偿的数字域自校正算法,提出了一种适用于数字域自校正的改进的流水线结构。该结构通过对参考电压的调整,避免了以往自校正结构中产生丢失码字、降低输入范围的现象。结果表明,校正后系统的线性度有了大幅度的提升。  相似文献   

18.
AT89S51单片机与ADC0809模数转换器的三种典型连接   总被引:7,自引:0,他引:7  
根据模数转换器定位为单片机的外部RAM单元的概念,介绍了AT89S51单片机与ADC0809模数转换器三种典型连接电路及程序编制.分析了三种电路硬件和软件特点.并且给出了一种能用于中断、串行口和模数转换等项目的综合训练的短小精悍的可执行程序.  相似文献   

19.
设计了一款适用于单芯片集成真空传感器的10位SAR型A/D转换器.轨至轨比较器通过并联两个互补的子比较器实现.信号采样时,比较器进行失调消除,提高电路的转换精度.电路采用0.5μm2P3M标准CMOS工艺制作.系统时钟频率为20MHz,输入电压范围为0~3V.在1.25MS/s采样率和4.6kHz信号输入频率下,电路的信噪比为56.4dB,无杂散动态范围为69.2dB.芯片面积为2mm2.3V电源电压供电时,功耗为3.1mW.其性能已达到高线性度和低功耗的设计要求.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号