首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
为压缩内建自测试(BIST)期间所需测试数据存储容量,提出了一种新的基于测试数据两维压缩的BIST方案。建议方案首先使用多扫描链相容及重排的方法对测试集进行宽度压缩,然后使用折叠计数器方案进行长度压缩,该建议方案的结构与标准的扫描设计是相容的;试验结果表明,与其他BIST方案相比,建议方案的测试数据存储容量和测试时间都大量减少。  相似文献   

2.
提出一种检测和修复有缺陷TSV的内建自测试(BIST)和内建自修复(BISR)的方法。采用BIST电路测试TSV, 根据测试结构, 采用BISR电路配置TSV映射逻辑, 有故障的TSV可被BISR电路采用TSV冗余修复。所提出的设计可减小TSV测试价格, 并减少TSV缺陷引起的成品率损失。电路模拟表明, 面积代价和时间代价是可接受的。  相似文献   

3.
内建自测试(BIST)是可测性设计中常用的方法,其中的测试电路部分要占用一定的芯片面积。提出并实现了一种基于电路自反馈的测试向量产生算法,通过将被测电路中的一些内部节点反馈连接到被测电路的输入端,由电路自己施加测试向量进行测试。该方法可以减少BIST的面积开销,实现全速测试,同时还能保证较高的故障覆盖率。  相似文献   

4.
在内建自测试的基本原理上实现了一种有效地适用于16位定点DSP的BIST设计方案,包括内部逻辑的BIST设计和Memory的BIST设计;通过与IEEE 1149.1兼容的边界扫描技术来对BIST实现控制,并提供电路板级的测试.测试结果证明,该设计的故障覆盖率达到了98%以上,确保了DSP芯片的品质.  相似文献   

5.
为了以低的硬件开销自动生成高效率的确定型测试图形,提出一种新型的内建自测试(BIST)方法.先对原型设计用自动测试图形工具生成长度短、故障覆盖率高的确定性测试图形,然后对生成的图形排序以取得低功耗测试序列,再选择状态机优化和综合方案,最后自动生成BIST电路描述.由于结合了确定性测试和伪随机测试的优点,该方法具有低功耗、长度短、故障覆盖率高、测试图形自动生成等特色,特别适于CMOS组合逻辑电路的测试.基于ISCAS85Benchmark的实验结果表明,所设计的BIST电路在硬件开销、速度、测试功耗等方面均优于传统的伪随机测试电路,测试时间显著减少.  相似文献   

6.
检测CMOS电路中的开路故障通常需要使用测试向量对。内建自测试(BIST)作为一种有效的测试技术可以大大地降低测试开销。设计一种用于IDDT测试的BIST测试向量生成器,它随机产生跳变数为1-2的测试向量对。实验证明。它能以较少的测试向量对检测出比较多的故障。  相似文献   

7.
一种高速ADC静态参数的内建自测试结构   总被引:1,自引:0,他引:1  
针对混合信号电路的测试问题,提出了一种内建自测试(BIST)结构,分析并给出了如何利用该结构来计算片上高速模数转换器(ADC)的静态参数.该方法利用三角波信号作为测试激励,采用码密度直方图分析方法快速计算ADC的各静态参数.根据改进测试算法所构造的BIST结构实现了芯片内只有ADC电路的可测性设计,而不需要用到片内集成DSP.内嵌的信号发生器能自动生成高频连续三角波测试信号,适合高速ADC的测试.该BIST结构硬件开销小,易于片上集成,仿真试验表明了该结构的有效性.  相似文献   

8.
常规的测试时序电路最大工作频率的方法不仅受到测试设备测试能力的限制,还需要针对待测电路开发一套测试激励并逐个对待测电路进行测试,而不同的测试激励将带来测试误差.针对上述问题,提出了一种通过构建内建自测试(Build-in Self Test,BIST)电路测试FPGA中时序电路关键路径延迟,从而获取时序电路最大工作频率的测试方法.该方法根据时序电路的静态时序分析结果,首先从时序电路中抽取关键路径,随后在关键路径两端构建BIST电路并为其提供测试激励.基于该测试方法,利用C++语言开发了一个软件平台实现了对时序电路抽取关键路径和构建BIST电路的过程,大大降低了测试前构建BIST电路的时间和劳动力成本.实验结果表明,与消除了由测试激励不同带来的误差的常规方法相比,本文提出的测试方法的平均误差仅为2.70%.  相似文献   

9.
为解决HSC32K1芯片传统测试的不足,基于March C+算法的内建自测试(Built In Self Test,BIST)方法,并利用perl语言调用Mbist Architect工具自动产生March C+算法,生成时间只需要3.5 s,相比手动编写算法代码几十分钟甚至几小时来说缩短了测试时间,提高了测试效率。仿真结果表明,提出的测试方法,可以有效地达到测试效果。该方法可以推广到对其他芯片进行测试,适用性强.  相似文献   

10.
嵌入式存储器的内建自测试和内建自修复   总被引:3,自引:0,他引:3  
指出内建自测试是嵌入式存储器测试的一种有效方法 ,对该领域的研究情况进行了评述 .总结了存储器传统的故障模型 ,重点讨论了诱导故障分析方法以及读干扰故障、错误读等新的故障模型 .详细分析了嵌入式存储器的典型内建自测试方案 ,讨论了在内建自测试电路中增加内建冗余分析、内建故障诊断和内建自修复等功能的可行性 .  相似文献   

11.
一款通用CPU的存储器内建自测试设计   总被引:4,自引:0,他引:4  
存储器内建自测试(memory built-in self-test,MBIST)是一种有效的测试嵌入式存储器的方法,在一款通用CPU芯片的可测性设计(design-for-testability,DFT)中,MBIST作为cache和TLB在存储器测试解决方案被采用,以简化对布局分散,大小不同的双端口SRAM的测试。5个独立的BIST控制器在同一外部信号BistMode的控制下并行工作,测试结果由扫描链输出,使得测试时间和芯片引脚开销都降到最小,所采用的march13n算法胡保了对固定型故障,跳变故障,地址译码故障和读写电路的开路故障均达到100%的故障覆盖率。  相似文献   

12.
为了降低测试成本,提出了一种降低平均异动次数的低功耗内建自测试架构,以降低单位时间异动的次数.同时应用输入相容的原理来减小测试长度,结果表明所用方法是有效的.  相似文献   

13.
内建自测试作为一种新的可测性设计方法,能显著提高电路的可测性.本文研究了内建自测试中的测试向量的生成方法,详细介绍了由线性反馈移位寄存器构成的伪随机序列生成电路的原理,给出了由触发器和异或门构成的外接型、内接型以及混合型伪随机序列生成电路.  相似文献   

14.
软硬件测试的一致性   总被引:7,自引:0,他引:7  
讨论了软硬件测试的的一致性,列举了软硬件测试中相似的测试方法,最后基于一致性的概念并借助硬件可测性设计BIST(build-in-self-test)技术提出一种新的软件可测性方法。称为BIST SDFT(software design-for-testability),BIST SDFT为软件开发人员和测试人员提供了信息交流的桥梁。  相似文献   

15.
基于软件内建自测试的模板和基准程序设计   总被引:7,自引:0,他引:7  
论述了软件内建自测试项目中“模板”模块的设计方法,利用硬件测试中所使用的基准电路的思想,研究并开发了一种基准程序,使用这种基准程序,可以较为方便地对所生成的测试用例进行测试,最后给出了一个基准程序实例。  相似文献   

16.
为了降低测试成本和难度,提高质量和成品率,量产芯片一般包含存储器内建自测试(MBIST)模式和扫描链测试(Scan Chain Test)模式。另一方面,随着芯片集成的功能不断增多,设计时一般会采用多个不同时钟。针对这种情况,本文提出了一种通过改变时序约束,实现此类芯片多模式归一化的物理设计方法,称为混合模式(Mix-mode)。把该方法运用到一款基于130 nm工艺的视频后处理专用芯片上,采用Synopsys IC Compiler(ICC)工具进行布局布线。结果表明,与采用ICC工具提供的多模式(Multi-Mode)设计方法相比,采用该方法完成的物理版图在工具运行时间、时序、功耗、面积、总线长等方面都有更好的结果。  相似文献   

17.
SRAM的一种可测性设计   总被引:1,自引:1,他引:1  
用ETCO算法对SRAM进行了内建自测试设计.首先说明了设计的原理,进而对电路中所用的各个单元电路进行了设计,主要包括地址计数器、数据计数器和BIST控制器等.设计出的电路可针对具体的故障模型设置相应的测试长度,从而获得预期的故障覆盖率.测试时不需存储正确响应,并可通过一个响应标志位表示检测的结果.可测性部分对电路硬件的开销较小,所设计的电路在工作站上已成功通过仿真,此电路可广泛应用于嵌入式SRAM,以降低电路的测试难度.  相似文献   

18.
针对规模大而复杂的VLSI(Very Large Scale Integrated-Circuit)提出了一种新的基于BIST(Built-In Self-Test)的故障诊断策略,它通过对触发器阵列扫描,可同时找出有故障的CUT(Circuit Under Test)和测试码以及与之相应的响应,从而能应用传统的非BIST设计故障诊断方法来定位故障门。它克服了传统基于BIST故障诊断方法中数据量大,或者由于使用经过压缩处理的数据而带来的不确定性等缺点。电路结构简单可行,提供的相应算法也易于实现。  相似文献   

19.
本文在阐述遗传算法基本理论的基础上,针对当前内建自测试技术中存在的一些问题,着重研究了一种由被测电路自己产生测试向量的测试生成方法,并采用遗传算法进行适应性搜索以寻求一种最优的反馈方式。但是,采用软件实现的方法在速度上往往受到本质是串行计算的计算机制约,因此采用硬件化设计具有重要的意义。  相似文献   

20.
针对半导体器件特征尺寸小、集成电路集成度和复杂度高导致的芯片测试功耗高、面积开销和测试数据量大等问题,提出了一种带广播结构的低功耗低成本内建自测试的测试图形生成方法,给出了硬件实现方式和测试方案。首先,该方法通过一个异或网络将线性反馈移位寄存器(LFSR)结构和Johnson计数器相结合,产生具有多维单输入跳变(MSIC)特性的测试向量;然后,通过复用测试生成结构,广播电路将测试向量扩展为能够填充更多扫描链的基于广播的多维单输入跳变(BMSIC)测试图形,从而减小了测试图形生成电路的面积开销;最后,以ISCAS’89系列中较大的5款电路为对象实验,结果表明,与MSIC测试生成电路相比,BMSIC测试图形生成方法可在确保低功耗高故障覆盖率基础上,减小50%左右的电路面积开销。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号