首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 948 毫秒
1.
为了降低流水线模数转换器功耗与提升输入信号范围,设计了一种无采样保持运放前端电路. 移除采样保持运放降低了功耗,并改进开关时序进一步降低电路功耗;同时改进传统开关电容比较器输入,使得模数转换器可达到0 ~ 3.3 V满电源电压的量化范围. 将设计的无采样保持运放前端电路应用在一款低功耗12位50 MS/s流水线模数转换器进行验证,采用0.18 μm 1P6M工艺进行流片,芯片面积为1.95 mm2. 测试结果表明:3.3 V电压下,采样率为50 MS/s、输入信号频率为5.03 MHz时,信噪失真比(SNDR)为64.67 dB,无杂散动态范围(SFDR)为72.9 dB,功耗为65 mW.  相似文献   

2.
介绍了一个用于高精度模数转换器,采用 0.25μm CMOS工艺的高性能采样保持电路。该采样保持电路的采样频率为 20MHz,允许最大采样信号频率为 10MHz,在电源电压为 2.5V 的情况下,采样信号全差分幅度为 2V。通过采用全差分flip-around结构,而非传统的电荷传输构架,因而在同等精度下,大大降低了功耗。为了提高信噪比,采用自举开关。Hspice仿真结构显示:在输入信号为 5MHz 的情况下,无杂散动态范围(SFDR)为 92.4dB. 该电路将被用于一个14位 20MHz 流水线模数转换器。  相似文献   

3.
设计了高单位增益带宽积、大摆率、宽输出摆幅的运算放大器,该运算放采用了两级全差动结构.设计采用增加1个前馈放大级电路,以此产生1个左半平面零点并与第一个次极点相抵消的频率补偿方案,达到了环路稳定的要求.另外,提出一种新颖的共模反馈(CMFB)方案,使共模抑制比达到62dB,电路采用CSMC公司的0.5μm CMOS数模混合信号工艺设计并经过流片.测试结果表明,在单电源3.3 V电压下,运放的直流增益为65.5 dB,单位增益带宽积达350 MHz以及±2.7 V的输出摆幅.  相似文献   

4.
设计了一种400~800 MHz带有源巴伦的低噪声放大器(balun-LNA).电路输入级采用共栅结构实现宽带匹配,输出端使用共源漏技术来实现巴伦功能,将单端输入信号转变为差分输出信号,利用参数优化设计来降低噪声性能.电路采用TSMC 0.18 μm RF CMOS工艺仿真,结果表明:在400~800 MHz工作频段内,balun-LNA的输入反射系数小于-12 dB,噪声系数为3.5~4.1 dB,电压增益为18.7~20.5 dB,在3.3V电压下功耗约为17.8 mW.  相似文献   

5.
采样保持电路的信号精度和建立速度直接影响到整个流水线型模数转换器的分辨率和转换速率.本文改进了辅助运放的共模反馈结构,解决了传统结构中跨导运放连续时间共模反馈(CMFB)电路设计困难,偏置电路复杂的问题,使用工作在饱和区边沿的MOS管对实现反馈结构,使输出共模电平在1.65 v快速稳定.该采样保持电路基于0.5 μm 2P3M CMOS工艺,使ADC达到了10位,40 MHz的性能,一级采样电路在3.3 V的电压下其功耗为6 mW.  相似文献   

6.
提出了一种基于伪随机补偿技术的流水线模数转换器(ADC)子级电路.该子级电路能够对比较器失调和电容失配误差进行实时动态补偿.误差补偿采用伪随机序列控制比较器阵列中参考比较电压的方式实现.比较器的高低位被随机分配,以消除各比较器固有失调对量化精度的影响,同时子ADC输出的温度计码具有伪随机特性,可进一步消除MDAC电容失配误差对余量输出的影响.基于该子级电路设计了一种12位250 MS/s流水线ADC,电路采用0.18μm 1P5M1.8 V CMOS工艺实现,面积为2.5 mm2.测试结果表明,该ADC在全速采样条件下对20 MHz输入信号的信噪比(SNR)为69.92 dB,无杂散动态范围(SFDR)为81.17 dB,积分非线性误差(INL)为-0.4~+0.65 LSB,微分非线性误差(DNL)为-0.2~+0.15 LSB,功耗为320 mW.  相似文献   

7.
设计并实现了低功耗的欠采样保持(under-sampling and hold)电路,该电路可应用在模数转换器的前端.该电路选取全差分的电荷传递式开关电容结构,具有欠采样功能的高速自举开关及连续时间共模负反馈结构的两级运算放大器.该电路基于SMIC CMOS 0.18μm 1P6M工艺绘制,测试结果表明,在电源电压为3.3 V,采样频率fs为2 MHz,信号频率fa为2.01 MHz时,总功耗约为1 mW,等效信号频率fa'为10 kHz的信噪失真比RSND为47 dB.该电路可以广泛应用于频移键控调制系统中.  相似文献   

8.
提出了一种用于CMOS图像传感器的数字双采样10位列级模数转换器.比较器采用失调消除技术,数字双采样通过加/减计数器实现,使复位信号和像素信号的量化结果在数字域做差,消除了像素输出产生的固定模式噪声;列电路由一个比较器、一个计数器和一个锁存选通器组成.采用GSMC 0.18μm标准CMOS工艺对电路进行设计,一个完整的A/D转换时间为11μs,使用Cadence spectre进行仿真,结果表明:ADC的信噪失真比为57.86dB,有效位数9.32,列电路功耗为58.24μW,由比较器的失调和延迟产生的误差可以减小50%.  相似文献   

9.
设计了一款适用于单芯片集成真空传感器的10位SAR型A/D转换器.轨至轨比较器通过并联两个互补的子比较器实现.信号采样时,比较器进行失调消除,提高电路的转换精度.电路采用0.5μm2P3M标准CMOS工艺制作.系统时钟频率为20MHz,输入电压范围为0~3V.在1.25MS/s采样率和4.6kHz信号输入频率下,电路的信噪比为56.4dB,无杂散动态范围为69.2dB.芯片面积为2mm2.3V电源电压供电时,功耗为3.1mW.其性能已达到高线性度和低功耗的设计要求.  相似文献   

10.
设计了一个用于非相干脉冲超宽带接收机的0.18-μm CMOS工艺的能量检波器.该检波器包含了输入匹配模块、平方电路、翻转电压跟随器-电流检测电路、跨导级以及输出缓冲器.平方电路运用饱和区晶体管的平方律特性对输入差分信号进行平方,所得到的输出电流由翻转电压跟随器-电流检测电路转换成电压.跨导级对该信号进行放大并积分得到所接受的能量.测试结果可以看出,当输入信号的峰峰值超过60mV时,在高达300 MHz的频率下检波增益可以达到10 dB.而最小检测幅度为13 mV,此时的检波增益为5 dB.在移除输出缓冲器之后,输出脉冲的幅度将增加一倍.不计及测试焊盘,芯片面积为0.23 mm×0.3 mm.电路由一个1.8 V的电源供电,核心电路电流为3.5 mA.该检波器已成功应用于开关键控方式的接收机以实现高速宽带通信.  相似文献   

11.
一个具有阻行机制的成批到达排队系统GIX/M/1/N   总被引:1,自引:0,他引:1  
研究了一个顾客成批到达,到达间隔服从一般分布,服务时间服从指数分布,1个服务台,等待队列长度有限,且具有阻行机制的排队系统GIX/M/1/N;获得了该排队系统在稳态情况下,顾客到达前一瞬间系统中顾客数的概率分布和任意时刻系统中顾客数的概率分布;给出了该排队系统的顾客丢失率、系统利用率、队列长度的均值/方差、平均等待时间等性能指标的计算公式。最后,讨论了该排队系统在计算机网络中的应用。  相似文献   

12.
基于Pro/E的二次开发工具Pro/Toolkit的几个关键技术   总被引:2,自引:0,他引:2  
较为详细的阐述了利用Pro/toolkit开发包在针对Pro/E进行二次开发的过程中,所涉及到的一些关键的开发技术,并给出了利用Pro/Toolkit二次开发的步骤和一个简单的应用实例.  相似文献   

13.
本文根据作者使用DT2821接口卡的实践经验,介绍DT2821板的功能、组成及设计思想,而不拘泥于介绍各控制字的含义和具体编程,这有利于国内用户自行设计开发新一代的A/D、D/A接口卡,也帮助使用DT2821板用户理解该系统的工作原理,以便对其正确地进行开发应用。文中的一些内容是对用户手册的补充,有些内容是对用户手册的错误进行纠正。其中对DMA接口介绍,对其他使用PC机DMA通道的用户也有参考价值。本文也向读者推荐使用4.0版本以上的Turbo Pascal语言,它可缩短软件开发周期,提高程序的运行速度。  相似文献   

14.
利用A/A/O工艺处理焦化废水的工程实例总结   总被引:1,自引:0,他引:1  
简述焦化废水的来源、特点及A/A/O工艺处理焦化废水的基本原理。结合工程实际介绍了某焦化厂A/A/O工艺处理焦化废水的工艺流程及运行中的主要影响要素。配度值在pH=(0.7~7.5),温度25℃~35℃,溶解氧DO:A池0.5 mg/L,O池在(2~4)mg/L左右的情况下,挥发酚、氰化物、COD、氨氮去除率分别达到99.9%、99.5%、97.1%、95.2%。运行结果可使出水水质达到《污水综合排放标准》(GB 8978—1996)的一级标准。  相似文献   

15.
数模转换芯片与 DSP接口是 DSP开发中一个十分重要的工作。对有广泛应用领域的 TMS32 0 C32与 TL V15 70、TL V5 6 0 4两种高速转换芯片接口的硬件和软件开发进行了详细讨论  相似文献   

16.
本文详细讨论了A/D和D/A转换器的动态特性和静态特性的测试方法,提供了测试装置的详细框图。  相似文献   

17.
并行工程(CE)是近年来自动化领域出现的一种新理论,是集成地并行地设计产品及其相关的各种过程的系统方法,是高科技发展的市场竞争的产物。近两年国外CE及其应用的研究发展迅速.文章对CAD/CAPP/CAM的并行工程应具有的功能进行阐述,具体介绍了回转体零件实现并行设计的内部结构。  相似文献   

18.
双马来酰亚胺-二元胺-液晶环氧体系固化研究   总被引:2,自引:0,他引:2  
采用DSC法,研究了双马来酰亚胺-二元胺-液晶环氧体系的固化动力学性质,测定了动力学参数、固化工艺和固化度,并用测定可溶分含量的方法,确定了后处理工艺。结果表明,当条件为90℃处理1h,120℃处理2h,150℃处理1h,180℃处理2h时,可实现完全固化。  相似文献   

19.
改良型A/A/O工艺在污水处理中的应用分析   总被引:1,自引:0,他引:1  
陈景玲  沈连峰  徐道金  王谦 《河南科学》2009,27(10):1309-1311
分析了改良型A/A/O工艺在城市污水处理中的运行结果,说明通过增设回流污泥预脱硝区和内回流改良A/A/O工艺具有较好的污水处理功能,出水水质能够达到设计要求.  相似文献   

20.
CAD/CAPP/CAM/CMM集成的研究目前不是很多,为提高仿形加工的精度和效率,CAD/CAPP/CAM系统有必要与CMM集成,本文讨论了CAD/CAPP/CAM集成系统的结构,论述了CMM与CAD/CAPP/CAM集成的方法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号