首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   242篇
  免费   5篇
  国内免费   12篇
系统科学   5篇
丛书文集   8篇
教育与普及   1篇
理论与方法论   1篇
现状及发展   4篇
综合类   240篇
  2023年   2篇
  2022年   1篇
  2021年   3篇
  2020年   4篇
  2019年   6篇
  2018年   2篇
  2017年   4篇
  2016年   6篇
  2015年   5篇
  2014年   10篇
  2013年   10篇
  2012年   6篇
  2011年   15篇
  2010年   20篇
  2009年   22篇
  2008年   33篇
  2007年   22篇
  2006年   13篇
  2005年   12篇
  2004年   7篇
  2003年   12篇
  2002年   8篇
  2001年   7篇
  2000年   3篇
  1999年   3篇
  1998年   2篇
  1997年   3篇
  1996年   5篇
  1995年   2篇
  1994年   1篇
  1993年   2篇
  1992年   1篇
  1991年   4篇
  1989年   1篇
  1988年   2篇
排序方式: 共有259条查询结果,搜索用时 31 毫秒
41.
陈俊  李娅  张芥 《应用科学学报》2020,38(3):488-495
提出一种基于计算密集型与I/O密集型建立虚拟机动态能耗的数学模型方法.结合了设备运行状态参数,在模型功耗处于计算密集型时引入了虚拟机的CPU使用率与CPU频率,处于I/O密集型时引入了虚拟机的硬盘读写总字节数与内存读写总字节数计算功耗,并对功耗进行积分得出数据中心能耗.与常规方法相比该方法进一步细化了测量粒度,且在使用Wordcount运行任务与Sort运行任务进行节点能耗测试时,得出能耗的平均误差为0.062 5.实验结果在粒度细化的同时保证了常规方法的同级别测量精度.  相似文献   
42.
阐述了如何减少Android手机功耗,从而做到节电节能效果。不仅从硬件方面阐述减少功耗的方法,而且从最重要的软件程序设计入手来说明减少耗能的方法。由于嵌入式系统能耗与处理器工作频率和电压有关,通过Android的一个简单计算PI值的实验,分别使用单线程和双线程方法编程,同时利用Intel的能耗检验工具GPA来观察程序运行中的处理器电压和频率的变化情况,从而比较耗能在两种不同编程方式下的变化。从运行结果明显看出,使用双线程法编程能耗分析图像中检测出来处理器的频率和电压大大减少,从而使处理器能耗也大大减少。实验充分证明了可以利用优化的编程进行嵌入式系统功耗的优化。  相似文献   
43.
研究DPA攻击方法以及相应的电路级防护技术, 提出在FPGA (现场可编程门阵列)上实现WDDL的设计方法以及适用于FPGA的对称布线技术, 随后在FPGA 平台上实现一个4 位加法器并进行功耗分析。实验结果表明, WDDL电路的功耗波动比普通电路有较明显的下降。WDDL结构以一定的芯片面积为代价, 可有效降低FPGA功耗与数据的相关性, 具有较好的抗DPA (差分功耗分析)攻击性能。  相似文献   
44.
依据功耗公式PL=(kaf+kef2)×Bn×Ve对用精矿粉制备功率铁氧体材料的功耗数据进行了分析,从而说明了一种数据处理方法,并揭示了该公式的一些内涵;同时运用数学分析的思想指导实验,对降低样品的功耗做了初步的研究,得到了很好的结果。  相似文献   
45.
片上网络是一种新型的片上设计模式,被认为是更加理想的多内核互连技术.基三分层互连网络是一种新型的片上互连结构,该网络拓扑结构简单、节点度数低,具有明显的层次性和对称性以及良好的扩展性.针对THIN从网络属性和功耗方面进行了深入的研究,并和其他常见互连网络进行了比较,结果表明:THIN是一种更适合用来构建核间互连的片上网络.  相似文献   
46.
研究了可调度性测试条件及考虑处理器模式切换的时间和能量开销,从多个方面改进了ES-RHS算法.首先,给出了新的可调度性测试条件,大大降低了其悲观性;其次,通过任务合并消除了处理器的空闲模式,大大减少模式切换次数,从而降低功耗;最后,放松了对处理器在每个协周期内休眠时间的限制.模拟实验结果表明,与ES-RHS相比,提出的算法节约17%~65%功耗,并且适用于更多类型的处理器.  相似文献   
47.
基于NoC重用的测试方法由于受到channel等资源的限制,测试调度问题变的非常复杂.为此提出了一种测试调度方法,综合考虑时间和功耗因素,在所有核并行测试时间最短的前提下,选取总体测试代价最小的I/O端1:2位置和IP核调度顺序.实验结果表明,本方案有效地降低了NoC的总体测试时间和功耗,提高了并行测试效率.  相似文献   
48.
为提高密码芯片抵抗差分功耗分析(DPA)攻击的能力,提出了一种用于DPA防御的新型电流平整电路.电路设计基于0.18 μm CMOS工艺,包括电流检测和电流注入补偿2个模块,占用芯片面积9×103 μm2.仿真结果表明:该电路能够在较宽的频率范围内有效工作,可以将电源端的电流变化削减90%左右,增加了DPA攻击的难度;与算法级或逻辑级的DPA防御措施相比,该电路独立于密码算法,几乎不影响密码芯片原有设计流程,能够在设计的最终阶段作为附加电路与原有密码算法核心电路配合使用,提供晶体管级DPA防御方案.  相似文献   
49.
对星状网络、网状网络和星状网状混合网络的拓扑结构进行比较,并通过实验测试对3种拓扑结构在采集温度、光强数据以及功耗等方面进行分析,结果表明混合拓扑结构的网络对于智能家居环境具有更好的性能.  相似文献   
50.
一种全系统模拟器片上缓存动态功耗分析工具   总被引:1,自引:0,他引:1  
通过分析各种缓存逻辑结构和管理策略条件下的访存行为而得出5个原子操作;依据其对缓存数据阵列和标记阵列及其内部结构的操作,估算了原子操作的动态功耗并统计出缓存的动态功耗;基于修改的Cacti 6.5软件计算缓存数据阵列和标记阵列及其内部结构的功耗参数,提出了一种可用于全系统模拟器Simics的缓存动态功耗分析工具PowerGC.同时,经多组实验验证了PowerGC性能的有效性.结果表明,PowerGC可以有效评估Simics中各种缓存逻辑结构和管理策略的动态功耗.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号