首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
本文基于UMC 0.18 μm CMOS工艺,设计了一款低噪声交叉耦合结构的跨阻放大器.该电路由优化的调节型共源共栅(RGC)结构和输出缓冲级构成,其中采用两级共源放大器作为RGC结构的辅助放大器,用于提升电路的等效跨导和带宽.此外,通过优化电路参数以及在输入端引入阶梯型无源匹配网络来进一步拓展带宽和降低电路噪声.测试结果表明,在探测器等效电容为300pF时,所设计跨阻放大器芯片的-3d B带宽为2.2GHz,跨阻增益为61.8d B?,平均等效输入噪声电流谱密度仅为9 pA/(Hz)~(1/2),成功实现了2.5Gb/s的传输速率.在1.8V电源电压下,芯片功耗为43m W,包括焊盘在内的芯片总面积为1×1mm~2.  相似文献   

2.
基于IBM 0.18,μm SiGe BiCMOS工艺,设计了一款12.5,Gb/s的全差分光接收机模拟前端电路.该电路由跨阻放大器、限幅放大器、直流偏移消除电路和输出缓冲级组成.为获得更高的带宽,本文对Cherry-Hooper结构进行了改进,设计出一种三级级联的限幅放大器,而直流偏移消除电路则使用了差分有源密勒电容(DAMC)来替代传统的片外大电容,提高了电路集成度和稳定性.版图后仿结果表明,在探测器等效电容为300,f F的情况下,光接收机前端电路的跨阻增益为97,d B,-3,d B带宽为11.7,GHz,等效输入噪声电流小于14.2,pA/Hz~(1/2),芯片核心面积为720,μm×700,μm.  相似文献   

3.
基于0.18μm RF CMOS工艺设计一种应用于无源光网络光接收机的无电感型2.5 Gbit/s前置放大器。该前置放大器主要包括跨阻放大器、单端转差分运算放大器和输出级电路。跨阻放大器基于3级推挽反相器结构,具有高增益和低噪声的特点,提高前置放大器的灵敏度;分析零点补偿原理,设计位于反馈环路之中的虚零点,提高跨阻放大器的工作速率,增加稳定性。提出一种新的具有自适应功能的自动增益控制技术,使得跨阻放大器在不同光输入功率下保持带宽不变,环路稳定,具有宽动态范围特性。研究结果表明:在误码率为10-10,传输速率为2.5 Gbit/s时,该前置放大器的接收光灵敏度高达-29 d B·m,输入最大光功率为2 d B·m,动态范围达31 d B·m;在1.8 V的电源电压下,芯片功耗为30 m W,芯片总面积为1×0.7 mm2。  相似文献   

4.
根据OMMIC公司通过测量得到的0.2μm GaAs PHEMT器件参数模型和噪声模型,设计了2.5 Gbit/s的共源跨阻前置放大器.并根据PHEMT晶体管Y参数下的噪声模型,结合Y参数和ABCD参数下的噪声密度矩阵,分析了电路在带有晶体管噪声源情况下整个电路的噪声电压,得出了共源跨阻前置放大器等效输入噪声电流密度的理论公式.实现了芯片制作,并且对芯片进行了噪声参数的测量,测量结果、仿真结果和理论分析结论在6GHz的频率范围内基本符合.  相似文献   

5.
光纤通信系统接收端前置放大器的性能很大程度上决定着整个光纤通信系统的性能.基于CMOS工艺,给出了一个RGC结构的,应用于2.5Gbit/s光纤通信系统的低噪声跨阻放大器的实现方式.RGC结构具有极低输入电阻特性,同时,为了减小输入等效噪声电流和提高-3dB带宽,采用了跨导增大技术和感性峰值技术.采用SMIC的0.18μm CMOS工艺的仿真结果表明该电路具有61.23dB的跨阻增益,2.09GHz的带宽,输入等效噪声电流为9.4pA/(Hz)~(1/2),电路功耗仅为16.2mW.  相似文献   

6.
为了减弱噪声对可见光通信质量的影响,提高可见光通信系统的抗干扰性,基于台积电180 nmCMOS工艺,提出了一种抗噪能力较强的可见光接收机前端电路.电路主要包括跨阻放大器、限幅放大器、直流偏移消除网络和输出缓冲级.输入端对信号进行两路接收,通过印制电路板绘制把外部两个光电二极管相连,对接收到的光电流信号进行等增益合并,合并信号作为输入信号提供给光接收机模拟放大电路,这种设计实现了分集接收技术,提高了光通信系统的信噪比.跨阻放大器采用调节型共源共栅结构,共源结构作为反馈环路,降低芯片的输入阻抗,共漏结构提高了跨阻放大器的带负载能力.限幅放大器采用改进CherryHooper型限幅放大器结构,引入反馈电阻降低级间等效电阻,扩展有效带宽,并通过增加负载电阻为支路提供偏置电流,有效提高了电路的输出范围.测试结果表明,在电源电压为1.8 V、光电探测器等效电容为5 pF时,光接收机的跨阻增益为88 dBΩ,-3 dB带宽为510 MHz,在误码率小于3.8×10-3的条件下实现了600 Mb/s的数据传输.芯片功耗为43.62 m W,整体面积为624μm×823μm,当误码率为10-9时,基于分集接收的光接收机的灵敏度为-11.5 dBm.对比实验表明,分集接收技术降低了可见光通信的误码率,提高了通信质量,因此基于分集接收技术的光接收机有望应用于室内可见光通信系统领域.  相似文献   

7.
基于源简并电感共源共栅结构,设计了1种有源自偏置低噪声放大器,既可消除偏置电路功耗,又能克服无源自偏置噪声较高的缺点;另外利用键合线作为高Q值电感元件,进一步降低噪声系数并减小芯片面积.所设计低噪声放大器采用TSMC 0.18μm CMOS工艺进行优化设计并流水制备.仿真结果表明,在12-16GHz频段内,噪声系数NF低于3.2 d B,输入3阶交调点IIP3为1.573 d Bm.研制芯片面积为540μm×360μm,在1.8 V电压下,消耗16 m A电流.结果表明芯片测试实现在12.2-15.5 GHz频段上,输入输出反射性能良好,正向增益S_(21)6 d B,反向隔离度S_(12)-32.5 d B.  相似文献   

8.
基于IHP 0.25μm SiGe BiCMOS工艺,利用工艺库提供的分束器将入射光信号能量均分给差分电路两侧的Ge波导耦合型探测器,设计了一款应用于高速光通信和光互连领域的增益自动可控型光电集成光接收机.整体电路包括光电探测器、跨阻放大器、两级增益放大器、输出缓冲级、直流偏移消除模块和自动增益控制模块.为解除利用直流偏移消除电路检测峰值电压这种传统方案对消直流电容容值的限制,电路设计了同时具有峰值检测和增益控制功能的自动增益控制模块,并引入放电复位电容来控制采样时间.为了稳定差分电路的直流工作点,并避免引入过多功能模块对电路噪声的恶化,设计了结构灵巧的直流偏移消除电路.同时,为了提升电路带宽,还设计了带射随器反馈的共射跨阻放大器、带简并电容的Cherry-Hooper增益放大器以及可有效降低输入电容对级联电路带宽限制的f_T倍频器.仿真结果表明,在电源电压为3.3 V、输入光功率-10 d Bm的情况下,所设计的光接收机电路增益为80.2 dB?,-3 dB带宽为34.8 GHz,带宽范围内等效输入噪声电流小于35 pA/■.输入光功率在-15~-3 dBm范围内,电路可实现对增益的自动控制,输出摆幅约500 mV,波动小于10%.在40 Gb/s的传输速率下,电路眼图清晰方正,无明显的欠冲与过冲,交叉点清晰,张开度良好,有望用于高速单片集成光接收机中.  相似文献   

9.
基于全差分结构介绍一种高速CMOS运算跨导放大器,该放大器由折叠共源共栅输入级和共源增益输出级构成,输出级采用极点-零点补偿技术以获取更大的带宽和足够的相位裕度。电路可用在10位20 MSps全差分流水线A/D转换器的采样/保持级或级间减法/增益级中。经过优化设计后,该放大器在0.6μmCMOS工艺中带宽为290 MHz,开环增益为85 dB,功耗为16.8 mW,满足高速A/D转换器要求的性能指标。  相似文献   

10.
张萌 《科技信息》2013,(15):116-116
本文采用TSMC 0.18μm CMOS工艺,设计了一种应用于SDH系统STM-64(10Gb/s)光接收机的前端放大器。在跨阻放大器中,在共栅前馈结构的基础上加入有源电感,设计了一种宽带的跨阻输入级;跨阻放大器的增益级和限幅放大器核心单元采用三阶交叉有源反馈结构来扩展带宽。  相似文献   

11.
介绍了一种输入轨至轨CMOS运算放大器,该放大器采用了共源共栅结构做增益级,在输入级跨导使用了电流补偿,以使其几乎恒定.在3 V电源电压下的静态功耗只有180μW,带5 p的负载电容时,直流开环增益,单位增益带宽分别达到75 dB,1.5 MHz.  相似文献   

12.
一种高性能全差分运算放大器的设计   总被引:1,自引:1,他引:0       下载免费PDF全文
设计了一种具有高增益、大带宽的全差分折叠式共源共栅增益自举运算放大电路,适用于高速高精度流水线模数转换器余量增益电路(MDAC)的应用,增益自举运算放大器的主放大器和子放大器均采用折叠式共源共栅差分结构,并且主放大器采用开关电容共模反馈来稳定输出电压,该放大器工作在5.0V电源电压下,单端负载为2pF,采用华润上华(CSMC)0.5μm 5VCMOS工艺对电路进行仿真测试,结果显示该运放的直流增益可达到126.3dB,单位增益带宽为316MHz。精度为0.01%时的建立时间为4.3ns。  相似文献   

13.
宽带电流模形式PHEMT前置放大器设计   总被引:1,自引:1,他引:0  
设计并实现了基于0.2 μm PHEMT工艺的宽带电流模形式前置放大器.前置放大器将光电二极管产生的电流信号放大并转换为差分电压信号.电路为共栅结构,输入电阻小,减小了光检测器寄生电容对电路带宽的影响.设计时采用了电容峰化技术,可获得比普通共栅结构更宽的带宽.后仿真结果为,在单电源5 V,输出负载50 Ω的条件下,该前置放大器的跨阻增益为1.73kΩ,带宽可达到10.6 GHz,同时具有低噪声和较宽的线性范围,芯片面积为607 μm×476 μm.测试结果表明,此前置放大器可以很好地工作在10 Gbit/s速率上.  相似文献   

14.
为抑制干扰和提高电路的线性,采用0.13μm RF CMOS工艺设计了一款无需声表滤波器的射频前端电路系统.该设计采用一种新的带干扰消除环路可变增益低噪声跨导放大器、25%占空比本振信号的无源混频器和互阻放大器架构来实现抗干扰、低噪声、高线性的射频前端.流片和测试结果表明:该电路抑制带外强干扰达20 d B以上,在2.4 GHz可实现44.98 d B增益和2.03 d B噪声系数,同时获得-7 d Bm的输入三阶互调截点和+72 d Bm的输入二阶互调截点,实现了无需声表滤波器和抗干扰特性;整个射频前端供电电压为1.2 V,功耗为36 m A.  相似文献   

15.
提出了一种可用于0.1-1.2 GHz射频接收机前端的宽带巴伦低噪声放大器(Balun-LNA).采用噪声抵消技术,输入匹配网络的沟道热噪声和闪烁噪声在输出端被抵消,在宽带内可同时实现良好的输入匹配和低噪声性能.通过分别在输入匹配级内增加共源放大器,在噪声抵消级内增加共源共栅放大器实现单端转差分功能.电路采用电流复用技术降低系统功耗.设计基于TSMC 0.18 μm CMOS工艺,LNA的最大增益达到13.5dB,噪声系数为3.2-4.1 dB,输入回波损耗低于-15 dB.在700 MHz处输入1 dB压缩点为-8 dBm,在1.8 V供电电压下电路的直流功耗为24 mW,芯片面积为0.062 5 mm 2 .  相似文献   

16.
针对人体内神经电信号非常微弱、噪声大、环境干扰大等特点,研究与设计了一款应用于神经信号采集的高电源抑制比(PSRR)和共模抑制比(CMRR)的低噪声植入式模拟前端.该模拟前端采用全差分结构来实现模拟前端中的前置放大器、开关电容滤波器及可变增益放大器,使得电路具有较好的电源抑制比和共模抑制比;采用斩波调制技术来抑制电路的低频噪声,并通过带电流数模转换器(DAC)的纹波抑制环路来抑制前置放大器的输出纹波,从而使该模拟前端在具有高PSRR和CMRR的同时能保持低噪声性能.文中采用0.18μm CMOS工艺设计该模拟前端芯片,版图后仿真结果表明,该模拟前端在0.1 Hz~10 k Hz内的等效输入噪声为2.59μV,实现了46.35、52.18、60.02、65.95 d B可调增益,CMRR和PSRR分别可达146及108d B,很好地满足了植入式神经信号采集的要求.  相似文献   

17.
设计了一种应用于光发射功率自适控制系统中的低噪声宽带跨阻放大器,用0.6μm CMOS工艺实现,在156MHz-3dB带宽范围内最小均方根等效输入噪声电流为130pA/√Hz,在无光状态时电路的总电流为3.3mA,功耗低于国外同类产品。  相似文献   

18.
基于0.18μm CMOS工艺,设计了1种带消失调电路的高线性度可变增益放大器,在实现增益d B线性连续可调的前提下,提高了放大器的线性度;同时,设计了1种片上滤波器型消直流失调电路,可实时抑制放大器的输出直流失调电压.后仿结果表明,在3.3 V的供电电压下,连续增益动态范围为(-21.5)-21.5 d B,-3 d B带宽为27.5 MHz,在0 d B增益下,输入1 d B压缩点为10.7 d Bm,等效输入直流失调电压标准差为1.831 m V.  相似文献   

19.
提出了1种两级结构极低功耗CMOS共源共栅运算放大器,电路采用了体驱动技术,其主要MOS管工作在亚阈值状态.采用SMIC 0.18μm CMOS工艺进行设计,Spectre仿真结果表明,电路稳定工作电压可低至0.5 V,工作电流小于0.2μA,功耗小于0.1μW,开环增益为90.3 d B,单位增益带宽为3.2 k Hz.  相似文献   

20.
基于2 μm CMOS工艺,设计实现了一种2.4 V低功耗带有恒跨导输入级的Rail-to-Rail CMOS运算放大器.采用尾电流溢出控制的互补差分输入级和对称AB类推挽结构的输出级,实现了满电源幅度的输入输出和恒输入跨导;运用折叠共源共栅结构作为中间增益级,实现电流求和放大.整个电路在2.4 V的单电源供电下进行仿真,直流开环增益为76.5 dB,相位裕度为67.6 ,单位增益带宽为1.85 MHz.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号