首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 31 毫秒
1.
基于TSMC 65 nm CMOS工艺,设计了一种具有宽调谐范围的毫米波电感电容压控振荡器,振荡器采用开关电容阵列、大容值范围可调电容和大滤波电容实现频率调谐范围与相位噪声的双优化.通过三组开关电容阵列来获得八条子频段,优选容值范围较大的可调电容来细调每一个频段的振荡频率,获得较大的调谐增益Kvco,从而最大程度地提高频率调谐范围.通过大滤波电容与尾电流源构成的低通滤波器抑制偶次谐波附近的噪声,从而优化相位噪声.仿真结果表明,在1. 2 V的工作电源电压下,压控振荡器的频率调谐范围22. 2 G~29. 2 GHz,中心频率25. 7 GHz,在1 MHz频率偏移处的相位噪声-100. 9 dBc·Hz~(-1),功耗10. 81 mW,芯片核心面积为0. 056 mm~2.  相似文献   

2.
随着通信技术对射频收发机性能要求的不断提高,高性能压控振荡器已成为模拟集成电路设计、生产和实现的关键环节。针对压控振荡器设计过程中存在相位噪声这一核心问题,文中采用STMC 0.18μm CMOS工艺,提出了一种1.115 G的电感电容压控振荡器电路设计方案,利用Cadence中的Spectre RF对电路进行仿真。研究结果表明:在4~6 V的电压调节范围内,压控振荡器的输出频率范围为1.114 69~1.115 38 GHz,振荡频率为1.115 GHz时,在偏离中心频率10kHz处,100 kHz处以及1 MHz处的相位噪声分别为-90.9 dBc/Hz,-118.6 dBc/Hz,-141.3dBc/Hz,以较窄的频率调节范围换取较好的相位噪声抑制,从而提高了压控振荡器的噪声性能。  相似文献   

3.
采用TSMC 0.18 μm CMOS工艺,设计了一款宽调谐、低相位噪声、低功耗的电感电容压控振荡器(voltage controlled oscillar,VCO),用于接收北斗卫星导航系统的B1,B2频段信号和全球定位系统(global positioning system,GPS)的L1频段信号的射频接收机中.振荡器中采用了开关固定电容阵列和开关MOS管可变电容阵列,有效地解决了宽频率调谐范围和低相位噪声之间不可兼顾的问题,另外,采用了可变尾电流源的结构,使得振荡器在整个可调频率范围内输出电压的幅度变化不大.利用Cadence软件中Spectre对电路进行仿真.结果表明,振荡器频率调谐在2.958-3.418 GHz和2.318-2.552 GHz这2个频段内,在1.8V的供电电源电压下,功耗仅为3.06-3.78mW.当振荡器工作在3.2 GHz和2.4 GHz的中心频率时,其在1 MHz频偏处的单边相位噪声分别为-118 dBc/Hz和-121 dBc/Hz.  相似文献   

4.
为设计一个可应用于无线传感网的0.5 V 4.8 GHz CMOS LC压控振荡器,采用传统差分负阻结构的电感电容VCO核心电路,添加开关电容阵列增大VCO的调谐范围,利用升压电路和反相器的组合提高控制信号产生电路的性能,通过调节负阻管的宽长比等方法来优化VCO的相位噪声性能,保证VCO能在0.5 V的低供电电压下稳定工作,相位噪声达到-119.3 dBc/Hz@1 MHz,VCO的频率调谐范围为4.3~5.3 GHz,相位噪声小于-115 dBc/Hz@1 MHz,最低可达-121.2 dBc/Hz@1 MHz,核心电路电流约为2.6 mA,满足无线传感网的应用要求。  相似文献   

5.
本文对传统正交压控振荡器(QVCO)耦合方式进行了改进,提出了在耦合管的源端引入相移网络的方法,从而改善了QVCO电路的相位噪声性能以及减小输出相位失配,并依此设计了一个低相位噪声,输出相位关系稳定的宽带正交压控振荡器.QVCO电路采用TSMC 0.13 μm CMOS工艺进行设计,输出频率范围为3.4~5.48 GHz,即调谐范围达46.8%.测试表明,输出频率4.2 GHz时在频偏1 MHz处,相位噪声为-120 dBc/Hz.在整个输出频率范围内电路FOM值介于179.5~185.2 dB,电路功耗为7.68~18mW.  相似文献   

6.
采用一种基于开关电容阵列(SCA)和尾电流源处加入电感电容滤波相结合的电路结构,设计了一个1.8 GHz宽带分段线性压控振荡器.采用TSMC 0.18μm 1P6MCMOS RF工艺,利用Cadence SpectreRF完成对电路进行的仿真.结果显示,在电源电压VDD=1.8 V时,控制电压范围为0.6~1.8 V,频率的变化范围为1.43~2.13 GHz,达到39%,相位噪声为-131 dBc/Hz@1MHz,功耗为9.36 mW(1.8 V×5.2 mA).很好地解决了相位噪声与调谐范围之间的矛盾.  相似文献   

7.
设计了一个应用于全数字锁相环的宽带电感电容数控振荡器(DCO).通过设计粗调谐电容阵列、中等调谐电容阵列和精细调谐电容阵列,实现了宽的调谐范围.采用NMOS和PMOS互补型交叉耦合电路,实现了低功耗、高优值(FOM)的振荡器.设计采用TSMC 0.13μm CMOS工艺,电源电压为1.2V.测试结果表明,DCO的调谐范围达到3.44~5.25GHz,调谐百分比为41.7%.在4.06GHz频率处,振荡器电路在1MHz频偏处的相位噪声为-117.6 dBc/Hz.在调谐范围内,设计的DCO电路在1 MHz频偏处的FOM值为182~185.5dBc/Hz.功耗为1.44~3.6mW.  相似文献   

8.
一个1.5V低相位噪声的高频率LC压控振荡器的设计   总被引:10,自引:0,他引:10  
介绍了一种适用于DCC-1800系统的压控振荡器的设计,中心频率为3.6GHz.分析并比较了三种降低相位噪声的方法并进行了仿真验证,然后阐述了3.6GHz压控振荡器器件尺寸的优化分析.采用电感电容滤波技术降低相位噪声,在偏离中心频率600kHz处,仿真得到相位噪声为-117dBc/Hz,调谐范围达到26.7%.VCO电路在1.5V电压下工作,静态电流为6mA.  相似文献   

9.
设计了一种基于标准0.18 μm CMOS工艺的4级延迟单元的全差分环形压控振荡器.提出了一种新颖的环形振荡器电路结构,通过结合控制耦合强度与改变负载电阻值的方法,改善了单一技术在有限的电压范围内的调谐线性度,实现整个电压范围内的高调谐线性度;采用双通路技术提高了振荡频率,同时运用交叉耦合正反馈减少输出电平翻转时间,改善相位噪声特性,提高性能.后仿真结果表明,在电源电压为1.8V时,VCO的中心频率为2.8 GHz,核心电路的功耗为18.36 mW,调谐范围为2.05 GHz~3.35 GHz,当频率为2.8 GHz时,相位噪声为-89.6 dBc/Hz@1 MHz.  相似文献   

10.
在TSMC 65nm工艺下设计了一个调谐范围为3~5GHz、用于全数字锁相环的宽带数控LC振荡器.该振荡器的电容阵列分成粗调、中调和细调三个阵列,其中粗调为MIM开关电容,中调和细调采用数控人造介质(DiCAD)实现.测试结果表明:当中心频率为3GHz和5GHz时,频偏1MHz处相位噪声分别为-123dBc/Hz和-116dBc/Hz,功耗分别为12mA和5mA.  相似文献   

11.
设计了一个基于变压器(transformer)耦合的互补型全集成CMOS LC压控振荡器(VCO).与传统结构相比,利用变压器耦合形成正反馈环路,增大输出振幅,使得电路更加易于起振;同时,采用电流复用技术,有效降低功耗.VCO采用65nm CMOS工艺设计,利用开关电容阵列(SCA,switched capacitor array)进行频率调谐,调谐范围18%(3.0~3.6GHz),相位噪声-118dBc/Hz@1MHz频率偏移,品质因数FoM(figure-of-merit)188dBc/Hz,直流功耗0.96mW.  相似文献   

12.
张为  张旭  刘洋 《北京理工大学学报》2010,30(12):1461-1464,1491
研究在不影响功耗特性的情况下,改善电感电容压控振荡器(LCVCO)相位噪声特性的方法.在传统LCVCO结构基础上,增加PMOS尾电流源,并采用LC回路滤除二次谐波;使用开关电容阵列进行多带调谐,减小压控振荡器(VCO)增益,即控制电压对输出的扰动.基于Chartered 0.18μm RF CMOS工艺设计流片,测试结果表明,1.84 GHzLCVCO的功耗为16.6 mW,在100 kHz和1 MHz频偏处相位噪声分别为-105 dB/Hz和-123 dB/Hz.  相似文献   

13.
<正>交压控振荡器是高速链路中的一个关键部件.片上集成高质量品质的电感电容等无源器件是影响压控振荡器性能的关键因素.为了兼容传统的数字工艺,采用超深亚微米的数字CMOS工艺进行片上电感电容的集成,并基于此无源器件实现了基于电容耦合的正交压控振荡器,实现中心频率16.12GHz,频率调节范围为10%,1M频偏处的相位噪声为-112dBc,相位误差小于0.39°.  相似文献   

14.
报道一种工作在K波段的压控振荡器的设计和性能。该压控振荡器采用基于pHEMT工艺的有源器件,用紧凑的边缘通孔电磁带隙谐振结构替代传统的谐振电路,实现压控振荡器的小型化。测试结果表明,该电路工作频段为22.9~25.6 GHz,在23.6 GHz的最大输出功率为10.4 dBm,且在24~25.6 GHz频段的输出功率平坦度小于1 dB。在偏离载频1 MHz处测得的压控振荡器相位噪声约为95 dBc/Hz。整体电路面积为17 mm×7.5 mm。  相似文献   

15.
报道一种工作在K 波段的压控振荡器的设计和性能。该压控振荡器采用基于pHEMT 工艺的有源器件, 用紧凑的边缘通孔电磁带隙谐振结构替代传统的谐振电路, 实现压控振荡器的小型化。测试结果表明, 该电路工作频段为 22.9~25.6 GHz, 在 23.6 GHz的最大输出功率为 10.4 dBm, 且在24~25.6 GHz 频段的输出功率平坦度小于 1 dB。在偏离载频 1 MHz处测得的压控振荡器相位噪声约为?95 dBc/Hz。整体电路面积为 17 mm×7.5 mm。  相似文献   

16.
基于55nm CMOS工艺设计并制造了一款小数分频锁相环低相噪10GHz扩频时钟发生器(SSCG).该SSCG采用带有开关电容阵列的压控振荡器实现宽频和低增益,利用3阶MASHΔΣ调制技术对电路噪声整形降低带内噪声,使用三角波调制改变分频系数使扩频时钟达到5 000×10~(-6).测试结果表明:时钟发生器的中心工作频率为10GHz,扩频模式下峰值降落达到16.46dB;在1 MHz频偏处的相位噪声为-106.93dBc/Hz.芯片面积为0.7mm×0.7mm,采用1.2V的电源供电,核心电路功耗为17.4mW.  相似文献   

17.
为了解决控制电压范围小、调谐增益过大导致压控振荡器(voltage controlled oscillator, VCO)对控制线噪声抗干扰能力弱的问题,设计了一种高度线性化轨对轨频率调节的压控振荡器。采用SMIC 0.18μm CMOS工艺,设计了电压转电流电路实现控制电压与电流饥渴型振荡器尾电流的轨到轨线性转化,进而实现振荡频率的轨到轨线性调节;并且利用缓冲器优化振荡波形以适应锁相环系统应用。Cadence Spectre仿真结果表明,振荡器在1.8 V的轨对轨控制电压范围内都具有很好的线性,调谐增益为183 MHz/V,频率范围为0.89~1.22 GHz,中心频率1.06 GHz,功耗仅有227.8μW。本文设计适用于锁相环的集成应用,可为压控振荡器的设计提供支持。  相似文献   

18.
设计了一种用途广泛的VCO电路结构。所设计的VCO电路采用负阻差分振荡器的基本结构,主要对该电路进行了功耗分析,同时也对相位噪声、调谐范围、频率稳定性等方面进行了探讨。设计中采用电源电压为3.3 V,中心振荡频率约为2.44 GHz,21%的调谐范围,以及符合DCS-1800标准的低的相位噪声,重点是达到了较低的功耗。  相似文献   

19.
面向高速串行接口应用,设计一款低噪声、快速锁定的高性能锁相环电路,作为5 Gbit· s-1数据率的SerDes发射芯片的时钟源。该设计通过锁存RESET方式增加延迟时间,以减小鉴频鉴相器的死区效应,降低锁相环整体电路的杂散;其压控振荡器采用4 bit二进制开关电容的方法,将输出频率划分为16个子频带,以获得较大的输出频率范围,同时又不增加压控振荡器的增益;在SMIC 55 nm工艺下完成锁相环电路版图设计,核心芯片面积为054 mm2。后仿真结果表明:输出频率覆盖46~56 GHz,1 MHz频偏处的相位噪声在-110 dBc·Hz-1 附近。测试结果显示,RMS 抖动和峰峰值抖动分别为287 ps和134 ps,整体电路功耗为37 mW。  相似文献   

20.
采用GF 55 nm CMOS工艺,设计一种可应用于调频连续波(Frequency Modulated Continuous Wave,FMCW)雷达系统中的低相噪、低功耗连续调谐双核电感电容压控振荡器(Voltage-Controlled Oscillator,VCO).该VCO通过三线圈变压器将两个振荡核心和缓冲放大器相互耦合.通过双核耦合结构实现了低相位噪声,同时也保证了较宽的连续频率调谐范围.采用电流复用技术,将缓冲放大器通过中心抽头变压器与核心电路耦合,大幅降低了由双核结构引起的高功耗,同时为电路提供了较高的输出功率,解决了双核耦合VCO的质量因数(Figure of Merit,FoM)普遍较差的问题.后仿结果表明,该VCO实现了28 G~32 GHz的13%的连续频率调谐范围,相位噪声在1 MHz偏移下低至-105 dBc·Hz-1.在1. 2 V电源电压下,包括缓冲放大器在内的总直流功耗仅为13. 5 mW,输出功率可达4. 5 dBm.电路实现了183 dBc·Hz-1的FoM.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号