首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到13条相似文献,搜索用时 182 毫秒
1.
研究了时钟抖动与正弦信号的采样序列之间的关系,并在正弦信号参数估计法的基础上,提出一种利用ADC采样测量皮秒量级的时钟抖动大小和分布的新方法.同时,还从理论上分析了参数估计误差和信号幅度噪声对测量时钟抖动的影响,并进行了仿真验证.结果表明,采用参数估计测量法测量时钟抖动,不但能够准确地测出抖动的大小,而且能够测出抖动的分布.  相似文献   

2.
时钟抖动对ADC变换性能影响的仿真与研究   总被引:6,自引:1,他引:6  
从理论上分析了时钟抖动(clock jitter)对模数变换器(analog-to-digital converter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用Analog Devices公司的AD6644设计了两套电路,对采样时钟抖动不同的AD6644的变换性能进行实际测量,分析了实测结果,还进行了对比仿真实验,并和理论分析互相验证.结果显示时钟抖动严重影响ADC的SNR,采样频率越高,影响越大,但会改善SFDR.理论分析、仿真和实际测量的结果为高速、高精度ADC电路的设计和芯片选型提供了很好的参考.  相似文献   

3.
高速数据采集系统时钟抖动研究   总被引:6,自引:2,他引:6  
研究了数据采集系统时钟抖动、ADC量化噪声以及ADC微分非线性与信噪比的关系.通过合理的假设,利用自相关和功率谱密度的关系,推导出了信噪比与抖动和噪声的数学公式.并建立仿真模型,验证该公式.结果表明,在输入信号频率比较高的时候,信噪比以20dB/倍频下降,时钟抖动决定了20dB/倍频下降的起始位置.  相似文献   

4.
针对高速模数转换器(ADC)对时钟信号的占空比以及低抖动的要求,提出了一种电荷泵型的时钟管理电路,利用电荷泵构成两个闭环回路,分别实现占空比稳定和可调双相不交叠时钟产生功能。电荷泵对时钟相位的积分功能可实现宽范围的时钟占空比调节,并能明显抑制电源噪声对时钟下降沿抖动的影响。该时钟管理电路采用0.18μm标准CMOS工艺设计。版图寄生参数提取后的仿真结果表明:该时钟管理电路可在40~200 MHz频率范围内,将20%~80%的输入占空比稳定地调整到45%~55%的范围内;在200 mV电源干扰的条件下,输出时钟抖动可降低到传统RC型占空比稳定电路的1/10之下。将该时钟电路应用于一款双通道、200MSPS、14位的流水线ADC中,测试结果表明ADC的信号噪声失真比达到了73.01 dB。  相似文献   

5.
电阻抗成像中高速高精度数字相敏检波器设计   总被引:2,自引:0,他引:2  
电阻抗成像对测量系统的精度和速度都有较高要求,为此研制了基于现场可编程门阵列(field programmable gate array,FPGA)的数字相敏检波器(digital phase-sensitive detector,DPSD)用于电阻抗成像的数据测量.在分析DPSD原理的基础上,推导出信噪比与采样点数和采样分辨率的关系.给出了测量系统的实现方案,提出了基于直接数字频率合成(direct digitalsynthesis,DDS)技术的模数转换器(analog-to-digital converter,ADC)时钟设计方法.采用高速多通道ADC芯片,辅以低抖动ADC时钟电路,最终由FPGA实现实时DPSD算法.实验测试结果显示,测量准确度可达0.03%,系统信噪比可达85dB.琼脂模型成像实验证明其性能可以较好地满足电阻抗成像的要求.  相似文献   

6.
高速交替/并行数据采集系统时钟研究   总被引:4,自引:1,他引:4  
研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频率较高时,信噪比以20 dB/10倍频下降,时钟抖动等效均方值决定了20 dB/10倍频下降的起始位置.  相似文献   

7.
高速ADC(analog to digital converter,模/数转换器)对时钟质量的要求越来越高,为此介绍了一种基于时钟同步器与抖动清除器AD9516.3的低抖动时钟设计,并分析了时钟抖动对信噪比的影响,介绍了在中频数字接收机中AD9516—3的具体设计应用,引入了Signal Tap这种新的测试方法,最后测试了时钟性能,整体指标达到设计要求.  相似文献   

8.
信号采样是超宽带脉冲雷达接收的关键环节,其中采样时钟抖动会引起ADC输出信噪比的下降,继而对雷达目标的检测性能产生一定影响,为此以雷达目标的检测性能为评价原则,研究了高斯白噪声环境中采样时钟抖动引起的信噪比损失,并以匹配滤波检测器和多样本能量积累检测器为对象,详细推导了采样时钟抖动与目标检测概率的关系.据此给出了输出信噪比损失的理论曲线,通过仿真对比分析了不同检测方法下采样时钟抖动对目标检测性能的影响,对超宽带脉冲雷达系统设计中的采样时钟选取有直接指导意义.  相似文献   

9.
时钟的抖动和相位噪声是衡量时钟综合性能的最主要的指标,但是有关这2个指标之间的关系论述很少,明确说明抖动和相位噪声的含义,而且通过建立典型数学模型对2个指标的关系作出了论证.同时引入例子说明抖动性能对A/D转换系统的影响,并举例说明抖动的测量值与计算值之间的区别和关系,说明时钟抖动和相位噪声是对时钟时序性能时域和频域的不同描述,它们之间存在着确定的对应关系.  相似文献   

10.
宽带ADC低抖动时钟驱动电路的分析与设计   总被引:1,自引:0,他引:1  
提出采用小信号模型对时钟驱动电路中由热噪声引起的时钟抖动进行分析,并提出采用多级准无穷负载差分放大器结构以有效地实现低抖动.通过Cadence Spectre RF的瞬态噪声仿真,可以得到时钟抖动值,在输入频率变化时将仿真结果与手工推导的结果相比较,推导的公式能较好地预测时钟驱动电路的时钟抖动.设计的时钟驱动电路达到了输入频率100 MHz、幅度为480 mV下时钟抖动仅为193 fs,可以应用于高性能模数转换器.  相似文献   

11.
为了给软件无线电的研究提供一个测试平台,设计实现了一个多数据通道高速互连背板平台.背板平台包括传输母板、时钟分配板和数据通道交换板,并提供ADC,DDC,DSP,DUC和DAC单板接口.通过采用高性能芯片和合理的高速设计方法,实现了背板平台良好的传输误码率和时钟晃动性能以及多个数据通道的自定义总线形式.  相似文献   

12.
通道失配误差(如偏置误差、增益误差和时间相位误差)严重降低了并行交替型ADC(timeinterleaved ADC,TIADC)系统的信纳比.我们给出了基于滤波器组的三种通道失配误差详尽的分析,表明增益误差和时间相位误差相互影响,而偏置误差则单独起作用;同时对在信号分析领域占重要地位的正弦信号进行了分析,给出了通道失配误差的频谱图像;并进一步推导了信纳比的公式和无伪波动态范围的公式;给出了时钟抖动和量化噪声对TIADC的影响.这些公式可为TIADC通道失配误差的容忍范围提供参考,也可为消除TIADC通道失配误差提供理论依据.  相似文献   

13.
针对高速(Gb/s)串行数据通信应用,提出了一种混合结构的高速时钟数据恢复电路.该电路结构结合鉴频器和半速率二进制鉴相器,实现了频率锁定环路和相位恢复环路的同时工作.电路采用1.8 V,0.18μmCMOS工艺流片验证,面积约0.5 mm2,测试结果显示在2 Gb/s伪随机数序列输入情况下,电路能正确恢复出时钟和数据,核心功耗约为53.6 mW,输出驱动电路功耗约64.5 mW,恢复出的时钟抖动峰峰值为45 ps,均方根抖动为9.636 ps.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号