排序方式: 共有11条查询结果,搜索用时 78 毫秒
1.
1 AD9850工作原理本系统采用数字合成芯片AD9850完成整个系统设计[1]·AD9850内含可编程DDS系统和高速比较器,能实现全数字编程控制的频率合成·可编程DDS系统的核心是相位累加器,它由一个加法器和一个N位相位寄存器组成,N一般为24~32·每来一个外部参考时钟,相位寄存器便以步长M递加·相位寄存器的输出与相位控制字相加后可输入到正弦查询表地址上·正弦查询表包含一个正弦波周期的数字幅度信息,每一个地址对应正弦波中0°~360°范围的一个相位点·查询表把输入地址的相位信息映射成正弦波幅度信号,然后驱动DAC以输出模式量·2硬件… 相似文献
2.
SoPC中提供给FPGA IP核的有限面积使面积优化成为工艺映射的关键目标之一.减少实现电路功能的可编程逻辑单元数可以有效地减小所需芯片面积,还能降低对布线资源的需求.利用模拟退火算法从全局范围对LUT结构FPGA的工艺映射过程进行考虑,针对减少所用LUT数目的目标得出映射结果,实验结果表明用该算法可以快速地得出非常优化的结果. 相似文献
3.
4.
针对传统查表查询表项更新频率不一致的问题, 提出一种新型基于OFDM(Orthogonal Frequency Division Multiplexing)信号幅度统计特性的指数查询表索引算
法, 通过在查询表索引算法中引入OFDM信号幅度的分布特性, 使查表法的表项更新频率最终趋于一致, 达到提升系统的非线性失真矫正精度的目的, 同时不明显增加复杂度。仿真结果表明, 在查询表大小相同的条件下, 新型查询表索引算法比传统算法提升了系统的性能, 降低了饱和性失真的影响; 同时, 由于将索引目标由信号幅度改为信号功率, 使其硬件实现更为简单高效。 相似文献
5.
针对数字滤波的信号处理特点 ,将截短的滤波器冲击响应波形进行二维分解 ,得到滤波器的多相结构。通过对多相结构的分析 ,给出了一种较为精简实用的基于滤波器系数查询表模式的FPGA实现结构 ,该结构具有实现简单、占用资源少等特点。仿真结果表明 ,该结构完全可以达到实际应用的要求。 相似文献
6.
基于动态查询表的模糊控制策略及其应用 总被引:5,自引:0,他引:5
研究基于动态查询表的模糊控制策略及其在转臂式倒立摆中的应用.采用一种新的倒立摆系统的控制方法,将传感器检测的倒立摆的两个角度信息传送到控制器,控制器利用该信息的模糊化量按基于动态查询表的模糊控制策略进行实时计算,由得出的控制量控制力矩电机驱使摆杆运动,从而使摆臂处于动态的直立状态.采用C++语言实现了对倒立摆的控制.实验结果表明,这种控制方式能够提高系统的控制精度. 相似文献
7.
高速FIR滤波器是数字接收机中中频处理的关键组成部分,传统的基于通用DSP的实现方法往往满足不了要求,而基于FPGA的硬件设计在速度上有很大的优势。因此,研究了采用DA算法的FIR硬件设计,分析了如何在逻辑资源占用和处理速度上进一步提高性能,并以16抽头8 bits FIR滤波器为例在XCS05的FPGA芯片中进行了实现。 相似文献
8.
针对DTMB标准中OFDM信号高PAPR的问题,为了降低射频功率放大器的非线性特性对OFDM信号产生的不良影响,并提高射频功率放大器的工作效率,通过在DTMB信道处理系统中引入预失真技术,实际采集射频功率放大器的非线性特性曲线,结合查询表技术的预失真器补偿方式,实现对射频功放非线性失真的有效抵消.最终测试表明,该半自动预失真器能够实现较好的预失真补偿功能. 相似文献
9.
针对数字滤波的信号处理特点,将截短的滤波器冲击响应波形进行二维分解,得到滤波器的多相结构。通过对多相结构的分析,给出了一种较为精简实用的基于滤波器系数查表模式的FPGA实现结构。该结构具有实现简单、占用资源少等特点。仿真结果表明,该结构完全可以达到实际应用的要求。 相似文献
10.