首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   11篇
  免费   0篇
综合类   11篇
  2011年   1篇
  2009年   1篇
  2008年   1篇
  2007年   1篇
  2006年   1篇
  2005年   1篇
  2004年   1篇
  2003年   1篇
  2002年   1篇
  1998年   1篇
  1983年   1篇
排序方式: 共有11条查询结果,搜索用时 17 毫秒
1.
提出了一种通过电压控制来实现扫描测试低功耗优化的方法(压控法).该方法主要采用插入门控晶体管来控制组合逻辑单元供电,从而有效地解决了在扫描测试移入过程中测试信号向组合逻辑的无用传播,由于组合逻辑的供电受到控制,因此压控法不仅有效降低了无用的动态功耗,同时也大大降低了由于供电所产生的漏电静态功耗.而且门控晶体管的插入对于...  相似文献   
2.
提出了一种适用于低电源电压应用的混频器,其核心部分采用开关跨导形式,使得开关器件导通时的有限开态电阻引起的电压降减小到零,并在输出端采用折叠级联输出,降低了负载电阻引起的直流电压降,达到了在低电源电压下应用的目的.在1.3 V的电源电压下,电路仿真结果显示:转换增益为-11.5 dB,噪声系数为20.648 dBm,1 dB压缩点为-5.764 dBm,三阶交调失真点为4.807 dBm.  相似文献   
3.
对 PCI总线的性能作了简单的介绍 ,针对 PCI总线的检测问题给出了一个设计实例。提出了使用硬件电路和软件控制的方法去显示PCI总线上的信息 ,以达到确定从 CPU到 BIOS整个一段总线的传输是否正常的目的。  相似文献   
4.
一种有效降低扫描结构测试功耗的方法   总被引:1,自引:0,他引:1  
提出了一种有效降低扫描测试功耗的设计方案.通过增加逻辑门结构来控制测试向量移入阶段扫描链上触发器翻转向组合逻辑电路的传播.同时,设计了时序优化算法以保持电路其他性能不发生大的改变.实验结果显示:通过采用ISCAS89基准测试程序进行分析,优化前无用动态功耗值约占总功耗的19.84%,优化后整体测试功耗降低约23%,有效地降低了无用动态功耗,并且此方案容易在已有的设计流程里实现.  相似文献   
5.
设计了一种新型高性能的CAM(content addressable memory)单元.将差分互补电路应用于CAM存储单元的比较电路中,得出差分互补CAM存储单元,并对预充电电路、放大电路进行设计.电路采用0.18 μm CMOS标准工艺来实现,在HSPICE的平台下进行仿真.仿真结果表明,对于64×64的差分互补CAM,最快的比较时间为331 ps,最慢比较时间为762 ps,总的功耗为17.8 mW.  相似文献   
6.
设计了一套单片机控制的盐浴炉温度控制系统.利用S型铂铑—铑热电偶检测温度,热电偶进行冷端补偿,热电偶检测的信号通过放大、采样保持、模数转换再送单片机保存,采用分段查表法获取各点温度.选用可控硅过零触发自动控制盐浴炉温度,控制周期为100个三相交流市电周期,即2s.由单片机控制可按预设温度曲线进行加热,并可实时显示加温曲线.  相似文献   
7.
多芯片组件(MCM)的可测性设计   总被引:1,自引:0,他引:1  
为克服在线测试技术测试MCM时不能达到满意的故障覆盖率的困难,采用可测性技术对MCM进行设计.根据MCM的特点和测试要求,提出了在JTAG标准基础上扩展指令寄存器,添加专门的用户指令,融合扫描通路法、内建自测试法等可测性方法,分层次地对MCM进行全面测试.建立模型进行验证的结果表明:该方法能有效地测试MCM,缩短了测试时间,故障覆盖率达到95%以上.  相似文献   
8.
提出了软件的一种智能硬加密方法.利用8位单片机、PCI总线结构设计了一种直接插在计算机总线上的硬件加密卡.加密程序设为中断程序,以陷阱中断的方式启动该中断程序.采用随机数实时核对加密方法,加密卡中随机数生成电路经A/D转换后、通过外部中断方式存入片内RAM中,成为被加密数.因该数是随机产生的,所以解密很困难.单片机与PC机间数据传输的端口地址译码采用GAL16V8完成,既具有保密性,又减少成本,节省了系统地址资源.  相似文献   
9.
针对数字电路设计中面积和速度相互矛盾的问题,提出了AES算法的一种优化处理方法,将加密和解密共用一个存储器,并以此为基础针对密钥分组为128位的情况,对硬件结构进行了优化处理,使密钥扩展与加/解密模块共用4个替换盒,充分利用了硬件资源,达到较高的速度/面积比,由此设计出了适合IC卡的AES协处理器,并用Xilinx公司的集成开发软件XilinixISE6.0对该设计进行功能仿真、布局布线后仿真验证,结果证明本设计优化设计方案的可行性达到了IC卡对AES协处理器的要求.  相似文献   
10.
MCM——多芯片组件   总被引:1,自引:0,他引:1  
针对电子系统中由传统的封装与互连工艺引起的互连信号延迟,串扰噪声,电感/电容耦合以及电磁辐射等问题,介绍一种新型的多芯片组装技术。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号