全文获取类型
收费全文 | 113篇 |
免费 | 6篇 |
国内免费 | 2篇 |
专业分类
系统科学 | 14篇 |
丛书文集 | 4篇 |
综合类 | 103篇 |
出版年
2020年 | 1篇 |
2015年 | 1篇 |
2014年 | 3篇 |
2013年 | 2篇 |
2012年 | 3篇 |
2011年 | 4篇 |
2010年 | 6篇 |
2009年 | 3篇 |
2008年 | 10篇 |
2007年 | 9篇 |
2006年 | 9篇 |
2005年 | 8篇 |
2004年 | 7篇 |
2003年 | 7篇 |
2002年 | 9篇 |
2001年 | 4篇 |
2000年 | 4篇 |
1999年 | 6篇 |
1998年 | 1篇 |
1997年 | 3篇 |
1996年 | 1篇 |
1995年 | 1篇 |
1994年 | 5篇 |
1993年 | 2篇 |
1992年 | 2篇 |
1991年 | 1篇 |
1990年 | 5篇 |
1989年 | 2篇 |
1988年 | 1篇 |
1987年 | 1篇 |
排序方式: 共有121条查询结果,搜索用时 828 毫秒
41.
一种改进的PWM型VLSI神经网络的设计 总被引:2,自引:0,他引:2
神经网络的超大规模集成电路 (VL SI)实现是发挥其优势的有效途径。改进了现有的基于脉宽调制 (PWM)技术的 VL SI神经网络设计方式。提出了一种结构简单的突触乘法器 ,它的精度高、线性范围大 ,而且不受开关噪声的影响。设计了一个增益可调的电压型 sigmoid变换电路 ,用以实现不同的神经元激活函数。提出一个 PWM所必需的电压-脉冲转换电路 ,它具有较高的转换精度和线性度。以这 3种电路为基础设计了一个解决异或 (XOR)问题的 PWM型VL SI神经网络。模拟结果表明其功能正确 ,具有较高的识别速度 ,适于神经网络的 VL SI实现 相似文献
42.
针对H.264视频编码标准关键技术52级标量量化的VLSI实现过程中,传统结构的速度和面积不能有效满足H.264在高速高并行编码应用中的实时要求,通过采用部分CSD码无符号压缩移位加法树、参考电平连线、对量化系数和步长重新进行分组分段编码等方法,有效替代了H.264标量量化过程中出现的矩阵乘法、查表、除法等不利于硬件加速的算法,提出了一种非常适合流水加速的基于4×4块并行的VLSI结构,通过控制级联加法器级数就可以有效调节其速度性能,当级数为2时,其块处理速率可以达到121.6MHz, 能够满足4096×2304@120Hz视频的实时处理要求。该结构在面积和功耗方面较传统结构也有较大的改进,采用SMIC 0.13μm工艺单元库,综合时钟频率设为100MHz时,等效门和功耗分别节省了38%和30%。 相似文献
43.
本文给出了实现二维离散付里叶变换(2DDFT)的两种新阵列,两种结构方案都适用于VLSI技术,可用于多维高速输入输出处理器和FFT的结构中。它的优点是减少了处理器元素(PE_s)之间的数据交换,并省去了通常所要的矩阵变换操作。 相似文献
44.
孙光东 《山西大学学报(自然科学版)》2006,29(3):272-276
根据H.264/JVT/AVC的要求,设计了一个有效的解块滤波的硬件结构.我们使用具有可配置数据通道的8×4 8-b it移位寄存器来提供滤波器(并行输入,并行输出的F IR滤波器)所需要的水平和竖直方向上的数据,设计了两个SRAM片,一个存放当前图像数据,另一个存放相关联的数据.在0.25微米技术下的综合结果是:19.1K门(不包含96×32和64×32的两个SRAM),100 MH z.此硬件结构也可以完成720 p,30 MH z的滤波要求. 相似文献
45.
熊德琰 《同济大学学报(自然科学版)》1994,22(2):225-229
一维逻辑阵布图中列排序问题已被证明是一个NP-完全问题,本文提出一个新的启发式算法,算法的时间复杂度为O,其中ㄧG|是逻辑阵的总门数。S为单个线网连接的最多门数,r为单门连接的最多线网数;其空间复杂度为O,其中ㄧNㄧ为线网总数。 相似文献
46.
JPEG 2000标准下二维离散小波变换高速VLSI结构设计 总被引:4,自引:0,他引:4
提出一种基于JPEG 2000标准下的二维离散小波变换高速VLSI结构,实现了提升离散小波变换.VLSI结构包含2个行滤波器、2个列滤波器和3个存储器模块;每个滤波器包含2个加法器和1个右移位除法器.行和列滤波器并行工作,整个结构的流水线设计方法增加了硬件资源利用率,加快了变换速度.二维离散小波变换结构已经过VHDL行为级仿真验证,并可作为单独的JPEG 2000 IP核应用于各种实时图像/视频芯片中. 相似文献
47.
提出了一种快速有效的二维小波变换超大规模集成电路(VLSI).该结构是一种4输入/4输出直接型结构,行列滤波同时运行,包含4个行滤波单元和1个列滤波单元,行滤波单元通过使用折叠结构减少硬件资源,列滤波单元在每个时钟周期,可同时处理4路行滤波的结果.整个结构无需额外的缓存,数据处理无需停顿.将之与其他类似结构进行了比较,结果表明本结构系统响应快、输出速率高,适应于高速运算等应用场合. 相似文献
48.
本文提出了一个新的有效的积木块总体布线算法。本文通过定义“残余通道”的概念,在总体布线阶段使残余通道和主通道同时参与布线.从而使布线区域的利用率得到较大提高。本文还利用“最大割集最小化”的方法对初始总体布线的结果加以调整,使调整后的布线结果更加优化。 相似文献
49.
提出了一种利用0.8μm标准CMOS工艺实现的多传感器数据融合系统.分析了该系统的工作原理,讨论了模拟集成电路子系统的模块设计和组成,论证了系统组成中电路部分的设计细节.通过电路仿真验证了这种数据融合系统的可行性,给出了在0.8μm标准CMOS工艺环境下的系统设计版图,从而可以进行流片操作. 相似文献
50.
Xie Deqin Xie Yanyan Liu Huilan 《科技信息》2008,(29)
本文研究了提升格式的二维离散小波变换在硬件实现中遇到的问题,以提高运算速度、节省硬件资源、保证运算准确性及稳定性为原则,提出了一种有效的二维离散小波变换的VLSI结构,该结构采用了时分复用技术优化结构设计,实现了高、低频分量的交替输出。 相似文献