首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到18条相似文献,搜索用时 584 毫秒
1.
孙榕 《科技资讯》2007,(25):32-33
二进制移频键控和二进制移相键控是最基本的二进制数字调制方法,这两种调制器的应用范围相当的广泛.本文研究了基于FPGA器件的软件无线电技术,提出了用ACEX1K系列的EPlK30TC144-3 FPGA器件实现2FSK/2PSK调制器,给出了总体方案、仿真结果、硬件设计及软件设计.  相似文献   

2.
该文简要介绍了一种基于DDS芯片DAC34H84的短波数字BPSK射频信号源,该数字信号源可以产生2~30 MHz内的M序列码、巴克码、自定义二进制码的BPSK调制信号。该文详细描述了BPSK调制原理和DDS芯片DAC34H84的技术特点,并阐述了该数字信号源FPGA+DSP架构的设计原理和具体编程实现方式,最后给出了部分该信号源的实际测试输出结果。该信号源具有信号输出形式设置灵活、性能优越等特点,可广泛用于基于软件无线电体制的电离层短波信道探测设备中。  相似文献   

3.
雷能芳 《河南科学》2011,29(8):952-954
相移键控(PSK)是用不同相位的载波来传递数字信号,并用数字基带信号控制载波信号的相位.文中提出了一种基于DDS技术的2CPSK调制器的FPGA实现方案,并通过硬件测试结果验证了设计的正确性.  相似文献   

4.
为了测试国际搜索与救援卫星转发器,设计了一种406MHz国际搜救信标信号模拟系统,该系统采用了计算机控制和数字调制技术,通过基于FPGA的直接数字频率合成(DDS)实现对射频信号频率、BPSK相位跳变时间和射频发射时间等参数的精确控制。测试结果表明,该系统能够模拟射频搜救信标信号的各种工作参数,具有良好的灵活性。  相似文献   

5.
阐述了适用于数字微波系统的全数字正交幅度调制方式与一种全数字频率合成DDS技术,把DDS技术应用于64QAM调制器数控振荡器设计中,并利用FPGA实现了64QAM调制器的各个模块单元,最后在Altera公司的QuartusⅡ5.0软件平台上进行了仿真。  相似文献   

6.
给出了一种适用于石油测井领域高速电缆遥测通信系统的全数字16QAM调制器,利用Xilinx公司Foundation软件平台,采用原理图和VHDL语言相结合的设计方法,在单片FPGA上完成了16QAM调制器的电路设计、仿真和实现,验证了该设计、实现方法的正确性和实用性.  相似文献   

7.
基于软件无线电的调频立体声激励器的设计与实现   总被引:1,自引:0,他引:1  
与传统采用模拟方式实现调制解调技术相比,全程数字化处理的调制器对信号处理的精度以及设备稳定性都有很大的提高.笔者在自行开发基于DSP FPGA DDS(带有IQ调制通道)结构的通用数字调制平台上,采用正交调制的方式实现了全数字调频激励器,这样避免了使用模拟方式造成的射频输出稳定性和同一性的下降,同时由于带有IQ调制通道的DDS对采样频率的内插提升,射频输出也无需再附加复杂的跟踪滤波器.  相似文献   

8.
通过分析地面数字电视广播单频网调制器的同步工作原理,介绍了如何利用SDRAM实现单频网调制器的延时同步功能,并重点论述了SDRAM控制器的设计.该设计基于FPGA,采用Verilog HDL硬件描述语言进行编程实现,具有较好的通用性,可适用于其它需要大容量缓存的应用场合.  相似文献   

9.
设计使用DSP Builder实现了基于现场可编程门阵列(Field-Programmable Gates Array,FPGA)的数字调制器。首先,在Simulink中采用DSP Builder的模块建立直接数字频率合成器(Direct Digital Synthesizer,DDS)子系统模型,根据它分别建立四相相移键控(Quaternary Phase Shift Keying,QPSK)和十六进制正交幅度调制(16-Quadrature Amplitude Modulation,16QAM)系统模型;然后使用Signal Compiler工具生成与其对应的HDL设计文件和TCL脚本;最后使用Quartus Ⅱ和ModelSim共同完成功能和时序仿真。仿真结果表明该设计方法正确有效,可广泛应用于数字调制技术的FPGA实现。  相似文献   

10.
基于FPGA的QPSK调制器设计与实现   总被引:2,自引:0,他引:2  
采用FPGA设计芯片技术对多进制数字通信技术的QPSK调制器实现进行了设计研究,将调制器中原有多种专用芯片的功能集成在一片大规模可编程逻辑器件FPGA芯片上,实现了高度集成化、小型化.实际研究仿真表明,该方案具有突出的灵活性和高效性,为设计者提供了多种可自由选择的设计方法和工具.  相似文献   

11.
介绍一种基于DDS技术的数字调制信号的实现方法.系统采用Altera公司EP2C35系列的FPGA芯片,基波频率在1kHz至70MHz内可调,实现对输入信号进行FM,FSK,AM,ASK,PSK高频调制.电路具有体积小,稳定性好,可调制信号的步进精度高,输出波形失真小等特点.  相似文献   

12.
介绍了一种基于FPGA的GMSK调制器的设计实现.该设计充分利用FPGA内部丰富的Block RAM资源,采用DDS查表法对GMSK基带调制信号进行了实现,然后通过正交调制将基带信号变换到所需的中频频率上.经过测试验证,本设计实现的GMSK调制信号的EVM(RMS)在6%以下,能有效的满足系统性能指标.  相似文献   

13.
A new digital transmitter based on delta sigma modulator( DSM) with bus-splitting is presented in this paper. The second order low pass error-feedback delta sigma modulator( EF-DSM) is focused. The signal to noise ratio( SNR) of the EF-DSM is derived for different bus-splitting bits.Following the EF-DSM,a multi-bit digital up mixer is used for carrier frequency transform. In order to validate the theory of bus-splitting,two types of transmitters are implemented on FPGA for comparison,in which one is with non-bus-splitting and the other is with bus-splitting. The FPGA implemented transmitter with bus-splitting promotes the maximum operation speed by 39%,and reduces hardware consumptions more than 16%. Both single tone and orthogonal frequency division multiplexing( OFDM) signal source are used to evaluate the proposed transmitter.  相似文献   

14.
介绍了一种基于现场可编程逻辑陈列(FPGA)的数字保护算法的实现方法,将算法的实现平台由微控制器(M CU)转向FPGA,构成基于FPGA的数字保护算法专用芯片。仿真结果表明:当每周期取40个采样点时,完成全波傅氏滤波或最小二乘滤波算法仅需几个微秒,大大快于M CU的处理速度,因而可以有效地克服精度与速度之间的矛盾。  相似文献   

15.
Time-interleaved structure can promote the equivalent processing speed of a digital signal processing system. An improved time-interleaved error feedback delta sigma modulator( TI-EF-DSM)for digital transmitter application is presented in this paper. Two TI-EF-DSMs are compared,one is a conventional directly implemented and the other is the improved. The processing speed of the proposed two-channel improved time-interleaved error feedback delta sigma modulator( ITI-EF-DSM) is higher than the conventional directly implemented TI-EF-DSM for shortened critical path. A digital transmitter based on the ITI-EF-DSM is implemented on field progrmmable gate array( FPGA). The long term evolution( LTE) signals with different bandwidths of 5 MHz,10 MHz and 20 MHz are used as the signal source to evaluate the transmitter. The achieved SNR is 41 dB for the 20 MHz LTE signal with the processing clock of only 184 MHz.  相似文献   

16.
介绍了基于Gardner位定时同步算法设计与开发的电子综合设计项目,旨在通过数字下变频以及QPSK调制解调的基本原理,利用Gardner算法进行数字通信系统的位同步设计,以解决接收端解调时产生的位同步问题。该设计通过Matlab对算法进行仿真验证,并最终在FPGA上实现。实践表明,该项目能有效提高本科学生的实践能力,达到电子综合设计的教学要求。  相似文献   

17.
通过对QAM调制原理的分析,提出了16QAM系统的FPGA建模方案,给出了仿真波形。结果表明,设计方法正确,方案可行,能够实现数字信号的16QAM调制。同时,其实现的基本方法和基本思想亦为基于FPGA的数字调制系统的设计奠定了较好的基础。  相似文献   

18.
5/3提升小波变换及逆变换的FPGA设计方法   总被引:4,自引:0,他引:4  
研究了提升小波的硬件实现方法,根据FPGA器件具有快速逻辑处理能力的特点,采用流水线的加法及桶状移位操作指令,设计了一种适合FPGA实现的快速小波变换硬件结构.采用基于Matlab的设计工具DSP Builder,在Altera FLEX10K20器件上实现5/3小波变换及逆变换的功能,并在Quartus软件下进行综合、仿真及下载.实验结果证明采用FPGA实现提升小波变换具有处理速度快、代码可移植性强的特点.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号