首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 232 毫秒
1.
2.
比例乘法器的理论输出脉冲数常与实际输出脉冲数不符而导致输出脉冲数的误差。根据工程需知误差数值的要求,提出了比例乘法器误差分析的方法,并进行了误差分析。  相似文献   

3.
作为数字信号处理领域的基本运算单元,乘法器在其中起到了至关重要的作用。本文设计了三种基于FPGA的数字乘法器模块,包括传统乘法器,LUT乘法器和Booth算法的乘法器,利用Modelsim仿真软件分别对三种算法进行了仿真,并用QuartusⅡ软件对所编写的Verilog程序进行编译综合,这里用到的FPGA芯片是Altera公司生产的cycloneⅡ器件,最后对结果进行了说明。  相似文献   

4.
本文提出了一种新型四象限CMOS模拟乘法器,其核心组成为工作于三极管区的NMOS晶体管和高频CCII(第二代电流传输器)电路.基于2μmP阱CMOS工艺参数的模拟结果显示,当电源电压为±5V,在±4V的输入范围内,其非线性误差小于2.8‰,运算误差小于3.3‰.X输入端的-3dB带宽为22MHz,Y输入端的-3dB带宽为82MHz.  相似文献   

5.
为满足神经网络中多种位宽数据计算的动态需求,从而提升硬件资源的能效,提出一种位串行乘法器设计—以1 bit的计算逻辑为核心,将多位数据的并行乘操作转化为每个周期进行1位数据乘操作的串行计算方式.为进一步提升硬件资源的利用率,在此基础上提出多通道位串行乘法器阵列同时进行多个数据的并行计算.实验结果显示,在最大支持位宽为8 bit的条件下,单通道位串行乘法器的LUT资源使用量是并行乘法器的41%,LUT资源有效利用率是并行乘法器的1.32倍;当通道数为8时,多通道位串行乘法器阵列的LUT资源使用量是多通道并行乘法器阵列的29%.该结构实现了硬件资源和性能之间的平衡——提高硬件资源的利用率从而提升计算效能.  相似文献   

6.
本文提出了一种CMOS四象限模拟乘法器的新电路结构。用SPICE—2G6电路模拟程序,并以MOS晶体管的第二类模型参数对所设计电路进行了模拟。模拟结果表明:当电源电压为±8V时,输入信号范围可达10V;在此范围内,对X方向和Y方向的平衡差动输入信号,电压传输特性的最大非线性误差分别为满度输出的0.81%和0.52%;对X方向和Y方向输入信号的-3 dB带宽分别为0~1.5MHz和0~0.6MHz;在0~1 MHz带宽内的输出噪声电压为1.51mV。  相似文献   

7.
目的给出一种单电源BiCM0S四象限模拟乘法器的电路结构。方法采用电压平移技术和带有共模反馈的全差分折叠共源共栅OTA以提高传统四象限模拟乘法器线性输入范围。结果在5 V单电源供电情况下,该乘法器的输入线性范围约为±2.5 V,当输入电压范围限于±2 V时,总谐波失真和非线性误差均小于0.9%,-3 dB带宽大于100 MHz,功耗小于4.9 mW。结论该单电源BiCM0S四象限模拟乘法器具有良好的线性度和较大的-3dB带宽,以及较强的抗噪能力和抑止共模干扰信号的能力,该乘法器可以广泛地应用于模拟信号处理系统和数模混合系统中。  相似文献   

8.
9.
为了减小乘法器量化噪声对认知无线电信道检测性能的影响并节省芯片面积,提出一种高精度的固定位宽基-4Booth(FBB-4B)乘法器结构.该乘法器的截断部分被分为保留、自适应补偿和常数补偿3部分.常数补偿部分的量化误差补偿值合并到自适应补偿部分,根据自适应补偿部分进位状态的编码产生自适应量化误差补偿值,并设计了补偿进位生成电路.相较于截断部分全部采用自适应补偿的乘法器,FBB-4B乘法器的自适应补偿部分所包含的部分积位数较少,使得自适应补偿部分的量化误差减小,从而提高了该乘法器的精度.仿真实验表明,FBB-4B乘法器的精度比其他同类乘法器的精度提高了约13%,比理想基-4Booth乘法器的面积减少了30%左右.  相似文献   

10.
吴桂军  雷勇 《科技信息》2011,(31):81-81
由八位加法器构成的以时序逻辑方式设计的八位乘法器,具有一定的实用价值,而且由FPGA构成实验系统后,可以很容易的用ASIC大型集成芯片来完成,性价比高,可操作性强。  相似文献   

11.
简要介绍了流水线技术的工作原理,分析了基于流水线的乘法器原理及算法,并用FPGA实现。  相似文献   

12.
提出了满足大整数相乘的CORDIC算法的改进措施,给出了改进后算法的VLSI结构及其VHDL代码的仿真时序,与理论计算结果相比较,修正后的CORDIC算法的大整数乘积运算结果与理论计算结果基本一致,可以满足数字系统设计中对大整数相乘设计要求.  相似文献   

13.
通过分析晶体管的乘法特性,找到了变频、调幅、检波的共同属性,提出了变频、调幅、检波的统一物理模型.  相似文献   

14.
陈岚  万国春 《江西科学》2004,22(5):361-365
在Booth算法的基础上,结合微处理器中流水线的结构,提出了1种改进的Booth乘法器,以适合全定制版的设计,有效地减小版图的面积、简化了电路的设计,并降低了芯片的功耗。  相似文献   

15.
16.
通过分析晶体管的乘法特性,找到了变频、调幅、检波的共同属性,提出了变频、调幅、检波的统一物理模型。  相似文献   

17.
通过分析晶体管的乘法特性,找到了变频、调幅、检波的共同属性,提出了变频、调幅、检波的统一物理模型.  相似文献   

18.
本文给出一种新型四象限模拟乘法器的实现电路。该乘法器仅用了两只耗尽型场效应管D-FET,的线性伏安特性,实现两信号相乘。它具有非线性误差小,电路结构简单等特点。其独到之处还在于,对乘法器进行了误差分析,并指出了解决方法。  相似文献   

19.
本文对模拟乘法器的工作原理作了简明的介绍,并指出其应用范围。  相似文献   

20.
本文根据半导体理论,分析差分放大器的特点;讨论双平衡模拟乘法器的产生和工作原理.列举几个典型电路的实际应用,写出这些电路工作过程的数学模型.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号