首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种基于FPGA的高效FIR滤波器的设计与实现
引用本文:蒋立平,谭雪琴,王建新.一种基于FPGA的高效FIR滤波器的设计与实现[J].南京理工大学学报(自然科学版),2007,31(1):125-128.
作者姓名:蒋立平  谭雪琴  王建新
作者单位:南京理工大学,电子工程与光电技术学院,江苏,南京,210094
摘    要:该文在介绍有限冲激响应(FIR)数字滤波器理论及常见实现方法的基础上,提出了一种基于FPGA的高效实现方案.该方案采用对称结构、加法和移位代替乘法运算、优化的CSD编码、流水线和级联技术等方面对传统的设计方法进行了改进,并借助FPGA滤波器芯片和Quartus Ⅱ软件、Matlab软件对该方案进行了仿真验证.仿真实验结果表明:此种FIR滤波器的实现方法运算速度快、实时性好、节省硬件资源,其性能优于传统的FIR滤波器设计方法.

关 键 词:有限冲激响应  现场可编程门阵列  正则有符号数字量  滤波器  FPGA  滤波器  设计方法  Based  FIR  Filter  Efficient  Implementation  性能  硬件资源  实时性  运算速度  结果  仿真实验  仿真验证  Matlab  软件  Quartus  芯片  改进  级联技术
文章编号:1005-9830(2007)01-0125-04
修稿时间:2005-02-22

Design and Implementation of Efficient FIR Filter Based on FPGA
JIANG Li-ping,TAN Xue-qin,WANG Jian-xin.Design and Implementation of Efficient FIR Filter Based on FPGA[J].Journal of Nanjing University of Science and Technology(Nature Science),2007,31(1):125-128.
Authors:JIANG Li-ping  TAN Xue-qin  WANG Jian-xin
Institution:School of Electronic Engineering and Optoelectronic Technology, NUST, Nanjing 210094, China
Abstract:
Keywords:finite impulse response  field programmable gate array  canonic signed digit  filters
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号