首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   29篇
  免费   0篇
综合类   29篇
  2016年   1篇
  2014年   1篇
  2013年   1篇
  2012年   1篇
  2011年   3篇
  2010年   2篇
  2009年   2篇
  2008年   6篇
  2006年   2篇
  2004年   1篇
  2003年   1篇
  2001年   3篇
  1997年   2篇
  1994年   1篇
  1993年   1篇
  1991年   1篇
排序方式: 共有29条查询结果,搜索用时 15 毫秒
1.
数字逻辑电路中,数字钟的构建具有典型意义。通过利用Lab VIEW提供的布尔逻辑量及运算符来构成数字钟,分析在教学中用Lab VIEW对数字逻辑电路仿真的方法。  相似文献   
2.
介绍了一种基于EDA工具——MAZ+plusⅡ的多功能数字时钟的设计。在设计了数字时钟的每一个单元电路:分频、计时、显示及整点报时电路之后下载到硬件实现。其设计巧妙结合文本、原理图两种输入方法,思路简洁、新颖,经验证系统功能可靠。  相似文献   
3.
本文分析了数字电路。并对数字电路在数学钟,数字计算机、数字电视等领域的应用进行较深入的探讨。  相似文献   
4.
本文介绍了数字电路系统的逻辑设计过程,并且着重阐明异步计数器和译码器的功能,数字钟是这方面应用的一个实例。本文对大规模集成电路的设计也有一定参考价值。  相似文献   
5.
基于EDA技术设计数字系统已成为电子设计领域中的重要方式,本文以数字钟的设计为例介绍QuartusII平台的使用方法,给出了数字钟的部分仿真结果。  相似文献   
6.
在Quartus II软件平台上采用电路图和文本文件相结合的方式完成数字钟电路的层次化建模,该电路具有正常显示(计时)、时间调整(校时)、闹铃、秒表等功能。整个电路最终经FPGA实验板的下载验证表明设计方案切实可行。本文通过对数字钟层次化设计的详细阐述,旨在使数字系统的学习者掌握基于FPGA的自顶而下的设计思路,又在实例设计中展现出Verilog HDL与C语言编程的不同。  相似文献   
7.
基于FPGA芯片设计多功能数字钟的研究   总被引:1,自引:0,他引:1  
姜煜  付永庆  张林 《应用科技》2001,28(12):15-17
介绍了应用FPGA芯片设计多功能数字钟的一种方案,并讨讨论了有关使用FPGA芯片和VHDL语言实现数字钟设计的技术问题。  相似文献   
8.
贾林科 《科技信息》2011,(19):I0153-I0153,I0148
LED数字钟电路包含了数字电路课的基本知识和内容,是典型的数字电路应用实例,因而也是大学及各类职业院校该课程理想的首选实训项目。通过数字钟的设计制作,能有效提高学生分析问题、解决问题的能力以及实际动手能力,启发他们的创新意识。本文论述了构成数字钟的三种方式及其设计与制作过程中应注意的问题。  相似文献   
9.
刘敏  刘丰 《科技资讯》2013,(29):97-97,99
数字钟是一种用数字电子技术实现时、分、秒计时的装置,具有较高的准确性和直观性等各方面优势,因此,它可以用来作为现代各种精密的数字控制电路的核心,拥有很高的探讨价值。电路元件大多为中小规模集成电路,是现下较为流行的数字钟的制作方案。现在技术上在数字钟的准确性和稳定性做的并不是很好,我将从根本上来还原数字钟最根本的计时模块来供大家讨论提升。  相似文献   
10.
利用ISP Synario System软件,对一片Lattice ispLSI1016器件进行了开发,设计了具有校时、清零功能的数字钟。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号