首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   29篇
  免费   0篇
综合类   29篇
  2016年   1篇
  2014年   1篇
  2013年   1篇
  2012年   1篇
  2011年   3篇
  2010年   2篇
  2009年   2篇
  2008年   6篇
  2006年   2篇
  2004年   1篇
  2003年   1篇
  2001年   3篇
  1997年   2篇
  1994年   1篇
  1993年   1篇
  1991年   1篇
排序方式: 共有29条查询结果,搜索用时 17 毫秒
21.
介绍了一种基于EDA工具——MAX plus II的多功能数字时钟的设计。在设计了数字时钟的每一个单元电路:分频、计时、显示及整点报时电路之后下载到硬件实现。其设计巧妙结合文本、原理图两种输入方法,思路简洁、新颖,经验证系统功能可靠。  相似文献   
22.
开发研究了电致发光屏六位数字显示的数字钟,设计了电子线路并分析了它们的工作原理。它在彩色胶片和相纸生产的暗室中使用是安全的。  相似文献   
23.
开发研究了电致发光屏六位数字显示的数字钟,设计了电子线路并分析了它们的工作原理.它在彩色胶片和相纸生产的暗室中使用是安全的.  相似文献   
24.
本文以一款数字钟设计为例,较详细的介绍了如何用VHDL语言设计数字电路,由此说明利用VHDL开发数字电路的优点.  相似文献   
25.
数字钟是以不同形式的计数器为基本单元构成的,它的用途十分的广泛,只要有计时、计数的存在,便要用到数字钟的原理及结构;同时,在日常中,它以其小巧,价格低廉.走时精度高,使用方便,功能多,便于集成化,而受到广大消费的喜爱。  相似文献   
26.
基于CPLD的数字系统设计   总被引:6,自引:0,他引:6  
数字钟的设计过程为例,介绍复杂可编程逻辑器件(CPLD)在数字系统设计中的应用,说明了CPLD、硬件描述语言和EDA开发软件的重要作用,给出了主要电路模块的VHDL设计和操作方法。  相似文献   
27.
本文主要介绍了智能数字钟系统的设计与研究。本系统主要由AT89C51单片机控制,考虑到能够由软件来完成的任务就尽可能用软件来实现,以降低硬件成本,简化硬件结构,节俭占用空间,所以本数字闹钟设计使用较少的硬件。  相似文献   
28.
张玉叶 《科技信息》2008,(29):43-44
采用自顶向下的设计方式和硬件描述语言进行数字系统设计是当今的趋势,是我国电子工业在世界市场上生存、竞争与发展的需要。本文采用原理图和文本混合方式进行多层次综合数字钟的设计,展示应用优秀EDA软件进行多层次数字系统设计的过程。  相似文献   
29.
基于Proteus强大的仿真功能和丰富的元件仿真模型,提出了新的用于电子技术的仿真方法.使用常用的芯片555定时器和74LS90计数器设计了电路原理图,对电路的每个单元进行了仿真实验,可以直观地观测出电路的仿真效果.这种基于Proteus软件的仿真方法在电子技术的教学演示及实际设计等方面具有很大的辅助作用.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号