首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   3篇
  免费   0篇
综合类   3篇
  2018年   1篇
  2011年   2篇
排序方式: 共有3条查询结果,搜索用时 0 毫秒
1
1.
MASH21 Sigma-Delta调制器的自顶向下设计   总被引:1,自引:0,他引:1  
提出MASH21调制器的自顶向下设计方法。在系统级, 通过系数缩放对积分器的输出进行限制; 在电路级, 通过积分器的瞬态建模分析运放非理想因素对调制器的影响, 并得到SNR和面积功耗最优的设计区域。通过一个数字音频MASH21调制器的设计对此方法进行了验证。该调制器基于TSMC18MMRF工艺实现, 在1.8 V的单电压下工作, 测试显示调制器的SNDR达到91 dB。  相似文献   
2.
给出一种符合ISO/IEC 18000-6B协议的超低功耗的无源超高频RFID标签.为了能够给标签数字基带处理提供准确的时钟,使用了一种超低功耗、自校正的时钟产生器,产生的时钟在-50℃~120℃或者0.7~1.6 V 电源电压的范围内,偏差小于4%.此自校正时钟模块的功耗在0.7 V的电源电压下仅为364 nW.一个...  相似文献   
3.
提出一种应用于逐次逼近型模数转换器的混合电容切换模式。该模式包含两个幅度相同但单调性相反的开关电容阵列, 无需任何额外的稳压电源和电容补偿阵列, 通过差分电压自身的互相补偿, 实现共模电压的稳定。利用上述技术, 基于0.18 μm的CMOS工艺实现一个转换速率为50 MS/s, 分辨率为10-bit的SAR ADC。设计过程中采用开窗逻辑, 减小了比较器输出信号到DAC 控制信号的传输时间; 采用包含自适应延时逻辑的比较环路, 缩短了SAR ADC低位比特的转换时间。测试结果表明, 所设计的SAR ADC在50 MS/s 的转换速率下, 可以实现57.31 dB的SNDR, 1.81 LSB的INL以及0.98 LSB的DNL。  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号