首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   2篇
  免费   0篇
综合类   2篇
  2013年   1篇
  2012年   1篇
排序方式: 共有2条查询结果,搜索用时 15 毫秒
1
1.
提出了一种用于14-bit 400MS/s电流舵型数字模拟转换器的数字校准模块.在校准关闭时,该模块仅作为温度计译码器进行编码转换.在校准开启时,校准开关基于一个低频校准时钟,依次对电流单元进行校准.由于使用单一频率的校准时钟会在SFDR中引入杂散尖峰,降低DAC的动态性能,所以本设计中的数字校准时钟模块采用了LFSR与CA叠加的结构,在频带上提供近似白噪声的输出控制信号.该数字模块采用SMICCMOS 0.18μm 1P6M工艺,电源电压为1.8V.研究结果表明,在200MHz下,对5MHz的输入信号,模块开启后,SFDR的提升接近18dB.可知,该模块可以大幅提高数模转换器的SFDR,可用于高性能电流舵型DAC中.  相似文献   
2.
国家超宽带(UWB)标准采用了双载波-正交频分复用技术(DC-OFDM),此设计基于该标准的超宽带系统中用数据转换器,包括一个单片集成4通道650 MS/s 8 bit电流舵数模转换器(DAC)和一个单片集成4通道300 MS/s 6 bit折叠内插模数转换器(ADC),在印刷电路板(PCB)上实现集成.DAC设计着重考虑电流源的匹配,并且采用降摆幅电路提高动态性能,当输入频率为68 MHz时,单个子DAC无杂散动态范围(SFDR)可以达到51dB以上;ADC采用级间流水线开关降低放大器建立要求,采用有源内插进一步降低比较器失调影响,单个子ADC信噪失真比(SNDR)在整个奈奎斯特频带内都保持在32 dB以上.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号