首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于VHDL的循环缓冲器设计
引用本文:郑学仁,杨睿.基于VHDL的循环缓冲器设计[J].华南理工大学学报(自然科学版),2001,29(7):58-61.
作者姓名:郑学仁  杨睿
作者单位:华南理工大学应用物理系,
摘    要:循环缓冲器在实现移位运算中具有独特的优点,在滤波器的实现中使用循环缓冲器可以减少存储器读取操作,极大地提高运算的效率。本文使用硬件描述语言VHDL设计了一个功能灵活,应用方便的循环缓冲器,使用EPGA Express对描述进行了综合。结果表明系统硬件开销上,最高工作频率接近60MHz,可满足高速信号处理的要求。

关 键 词:循环缓冲器  VHDL  数字信号处理  数字信号滤波  FPGAExpress  运算效率
文章编号:1000-565X(2001)07-0058-04

The Design of the VHDL_Based Circle Buffer
Zheng Xue_ren,Yang Rui.The Design of the VHDL_Based Circle Buffer[J].Journal of South China University of Technology(Natural Science Edition),2001,29(7):58-61.
Authors:Zheng Xue_ren  Yang Rui
Abstract:The circle buffer has a perfect performance in the implementation of digital filter. A circle buffer module, which is designed by VHDL, is proposed in this paper. The simulation result shows that it works very well. The synthesis result shows that its working frequency can reach about 60 MHz.
Keywords:circle buffer  VHDL  synthesis
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号