首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的删除卷积码Viterbi软判决译码器的研究
引用本文:熊磊,姚冬苹,谈振辉,牟丹.基于FPGA的删除卷积码Viterbi软判决译码器的研究[J].北京交通大学学报(自然科学版),2004,28(5):36-39.
作者姓名:熊磊  姚冬苹  谈振辉  牟丹
作者单位:北京交通大学电子信息工程学院,北京交通大学电子信息工程学院,北京交通大学电子信息工程学院,北京交通大学电子信息工程学院 北京100044,北京100044,北京100044,北京100044
摘    要:采用FPGA实现删除卷积码Viterbi软判决译码,与传统方式相比,提高了译码器的工作速度和可靠性,降低了功耗.在译码器的设计中,提出了"ACS全复用结构"和采用路径的相对量度取代绝对量度的方法,并得出了相对量度的上边界,从而有效地降低译码器的复杂度,使得利用单片FPGA芯片实现删除卷积码Viterbi软判决译码成为现实.对各种软判决的距离度量的计算方法进行了分析比较,得出了采用"1范数"和相关值取代欧氏距离最为合适.仿真结果表明,所设计的译码器具有良好的性能,与理论边界值只有0.2~0.4 dB的差距.

关 键 词:删除卷积码  Viterbi译码  软判决  现场可编程门阵列  FPGA  删除卷积码  Viterbi  Decoder  软判决  译码器  研究  Convolutional  Codes  边界值  理论  性能  仿真结果  欧氏距离  相关值  范数  比较  分析  计算方法  距离度量  芯片  利用
文章编号:1673-0291(2004)05-0036-04
修稿时间:2004年1月9日

Research on FPGA-Based Soft-Decision Viterbi Decoder for Convolutional Codes Puncturation
XIONG Lei,YAO Dong-ping,TAN Zhen-hui,MOU Dan.Research on FPGA-Based Soft-Decision Viterbi Decoder for Convolutional Codes Puncturation[J].JOURNAL OF BEIJING JIAOTONG UNIVERSITY,2004,28(5):36-39.
Authors:XIONG Lei  YAO Dong-ping  TAN Zhen-hui  MOU Dan
Abstract:
Keywords:convolutional codes puncturation  Viterbi decoding  soft decision  field programmable gate array
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号