首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA的FIR滤波器设计
引用本文:赖联有,吴伟力,许伟坚.基于FPGA的FIR滤波器设计[J].集美大学学报(自然科学版),2006,11(4):347-350.
作者姓名:赖联有  吴伟力  许伟坚
作者单位:集美大学信息工程学院,福建,厦门,361021
基金项目:集美大学校科研和教改项目
摘    要:在讨论一般FIR数字滤波器设计存在问题的基础上,介绍了现代一种新的DSP设计工具DSP Builder,给出了基于FPGA的FIR数字滤波器的实现流程,并以一个32阶的低通FIR数字滤波器为例,采用DSP Builder建立了实现模型,最后,给出了仿真波形、硬件验证方法和实际测量结果。

关 键 词:FIR滤波器  数字信号处理
文章编号:1007-7405(2006)04-0347-04
收稿时间:2005-07-10
修稿时间:2005年7月10日

The Design of FIR Filter Based on FPGA
LAI Lian-you,WU Wei-li,XU Wei-jian.The Design of FIR Filter Based on FPGA[J].the Editorial Board of Jimei University(Natural Science),2006,11(4):347-350.
Authors:LAI Lian-you  WU Wei-li  XU Wei-jian
Abstract:Based on the discussion of the disadvantage by the general design method of FIR digital filter, this paper introduces the new DSP design tool software, DSP Builder. Then the paper presents the realization process and the implementing model of 32 steps low pass FIR filter established by DSP Builder. The software simulation wave, hardware validating method and practically measured result are showed finally.
Keywords:FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号