排序方式: 共有77条查询结果,搜索用时 195 毫秒
1.
本文提出了一种高精度数字频率计的片上系统实现方案。通过自适应转档提高系统测量精度。通过在边缘频率处的交叠处理解决了系统稳定性问题,提高了频率计的响应速度。通过快速除法器解决了测周法运算速度的瓶颈问题,可实时刷新计算结果。整个系统在保证高精度的基础上可快速获得测量结果。 相似文献
2.
OUYANG Guo-qiang CHEN Luo-xiang 《中国西部科技》2007,(11)
本文利用EDA方法设计一种高精度频率计,能够测量0—99MHZ的信号频率,精度分为1HZ和0.1HZ两种。硬件仿真表明该频率计测频迅速准确,最大误差不超过0.007%。 相似文献
3.
概述频率计的设计 总被引:1,自引:0,他引:1
阮航 《河北理工大学学报(自然科学版)》2008,30(3):59-60
通过对两种不同设计频率计的方法进行了分析,对比其精确性和准确性得出了最好的设计方法。其中用LED数显方法能精确的显示出数字,能直观的观察出频率计的计数范围,并且其应用非常的广泛。 相似文献
4.
叙述了钢弦频率计的基本原理及实测频率与对应压力的标定过程和转换模型。作者结合自行研制的钢弦频率计,介绍了在频率、压力转换过程中必须使用的数学模型的建立及其误差分析。实现钢弦频率计振弦的工作区域由特性曲线的线性区移动至非线性区,即保证了钢弦频率计的测量精度,又提高了其灵敏度。从而使该智能化的钢弦频率计的测量功能及误差指标都很好地满足了工矿企业的测量要求。 相似文献
5.
提出了一种高精度的、基于频率计的实时电机转动周期测量方法,采用了非接触式的微型磁性传感器、Agilent 53131计数器及IntuiLink软件,试验结果表明:测量方法具有接口简单、精度高、抗干扰能力强、工作稳定可靠等特点。 相似文献
6.
根据等精度测频原理,本设计克服了基于传统测频原理的频率计的测量精度随被测信号频率的下降而降低的缺点。选用FPGA芯片通过VHDL编程实现,提高了测频系统的稳定性,可实现频率、周期、脉宽和占空比的等精度测量。仿真和试验结果表明,该系统具有较高的实用性和可靠性。 相似文献
7.
8.
阮航 《河北理工学院学报》2008,(3)
通过对两种不同设计频率计的方法进行了分析,对比其精确性和准确性得出了最好的设计方法。其中用LED数显方法能精确的显示出数字,能直观的观察出频率计的计数范围,并且其应用非常的广泛。 相似文献
9.
采用等精度频率测量方法具有测量精度保持恒定,不随所测信号的变化而变化的特点。本文首先综述了EDA技术的发展概况,FPGA/CPLD开发的涵义、优缺点,VHDL语言的历史及其优点,概述了EDA软件平台QUAR TUSⅡ;然后介绍了频率测量的一般原理,利用等精度测量原理,通过FPGA运用VHDL编程,利用FPGA(现场可编程门阵列)芯片设计了一个8位数字式等精度频率计,该频率计的测量范围为0-100MHZ。利用QUAR TUSⅡ集成开发环境进行编辑、综合、波形仿真,并下载到CPLD器件中,经实际电路测试,仿真和实验结果表明,该频率计有较高的实用性和可靠性。 相似文献
10.