首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   4篇
  免费   0篇
综合类   4篇
  2015年   1篇
  2009年   2篇
  2005年   1篇
排序方式: 共有4条查询结果,搜索用时 46 毫秒
1
1.
对于非合作目标而言,预警雷达单航路数据的数据率低,能够提供的信息有限,无法达到建立完备模板库要求。针对这一问题,提出了一种将多条航路数据融合的模板库建立方法。首先对雷达高分辨距离像(HRRP)进行预处理,然后对单航路数据分帧建模,最后给出一种改进Jensen-Shannon divergence(JSD)计算子帧统计分布的相似性,将多条航路数据的分帧结果合并获得模板库。实验结果表明,提出的方法能够建立冗余度较低且包含全角域信息的模板库,并且具有较强的在线学习能力。  相似文献   
2.
采用CSM 0.35 μm CMOS 工艺,设计了低功耗2.5~3.125 Gbit/s 4∶1复接器.该芯片既可以应用于光纤通信系统SDH STM-16(2.5 Gbit/s)速率级别的光发射机,又可以应用于万兆以太网IEEE 802.3ae 10GBASE-X(3.125 Gbit/s)速率级别的通道接口发送器.系统采用树型结构,核心电路由锁存器、选择器、分频器组成,并采用了CMOS逻辑实现.最高工作速率可达3.5 Gbit/s.芯片供电电压3.3 V,核心功耗为25 mW.该芯片采用SOP-16封装.芯片封装后焊接在高速PCB板上进行测试,封装后芯片最高工作速率为2.3 Gbit/s.  相似文献   
3.
股价连动债券是指支付的本金或利息与某一特定股价指数或股票价格连动的债券.文章介绍了股价连动债券的发展过程;比较了股价连动债券与股票、普通债券及其它衍生金融产品异同;分析了中国证券市场上股价连动债券的设计.  相似文献   
4.
设计了一种直接数字输出的DC-10 Mbit/s非均衡码突发信号光接收机,并采用0.5μmCMOS工艺成功实现.该接收机根据突发非均衡码的特点,以峰值检测为基础,采用全直流耦合,设计了新型开关自动增益控制电路和复位控制逻辑电路,实现了灵敏度和动态范围的优化.整个系统具有高响应速度.可消除突发导致的比特丢失.测试结果表明,当速率为10 Mbit/s和600bit/s时,该接收机可分别获得优于-30 dBm和-36 dBm的灵敏度及宽于30 dB的动态范围.对于连续"0"信号和无信号状态,该接收机提供可编程时间的报警指示功能.整个接收机采用5 V单电源供电,功耗仅为30 mW.  相似文献   
1
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号