首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   15篇
  免费   0篇
丛书文集   11篇
综合类   4篇
  2015年   2篇
  2014年   3篇
  2013年   2篇
  2011年   1篇
  2008年   2篇
  2007年   1篇
  2006年   1篇
  2005年   1篇
  1997年   1篇
  1995年   1篇
排序方式: 共有15条查询结果,搜索用时 15 毫秒
1.
提出了一种基于分数余弦变换的数字图像水印算法.将原始图像分块并利用人类视觉系统的掩蔽效应将图像块分类,选择变换域中幅值较大的系数自适应地修正嵌入强度,以嵌入二值水印图像.实验结粜表明该算法能有效地保持图像的质量,并且对常见的图像处理如噪声叠加、JPFG压缩、均值滤波、图像缩放和图像裁剪等比余弦变换域中修改低频系数的水印算法具有更强的鲁棒性.  相似文献   
2.
为了解决在集成电路中制作大容量电容器困难的问题,设计了一个线性可调跨导运算放大器(LO-TA),利用3个所设计的LOTA和1个接地电容实现了1个浮地电容倍增器.提出的电容倍增器能够通过调节相应LOTA的外部控制电流的比值实现电容容量的线性调节,调节范围为1~103倍时误差小于0.3%.电路的性能通过一个二阶电流模式滤波器和PSPICE仿真得到了验证.  相似文献   
3.
采用光滑忆阻器模型,设计了一个五阶MLC振荡电路,并建立了系统微分方程组.理论分析表明该系统具有一个二维平衡点集,其稳定性与忆阻器初始状态和电路参数有关.采用常规动力学分析手段研究了系统随电路参数和忆阻器初始状态变化时的动力学特性,数值仿真验证了理论分析的正确性.在此基础上,主要就高阶MLC振荡电路设计进行了讨论,总结出初步设计规律.  相似文献   
4.
对1991年4月和5月BH Vir的BV两色光电测光资料进行了分析,利用Wilson-Devinny带黑子的解轨程序对其进行了轨参量和黑子参量求解,结果表明:利用在次子星上加一个圆形低温黑子活动区的模型很好地拟合了实测光变曲线,同时解出了黑子的特征参量,即:黑子的温度、面积和位置。  相似文献   
5.
基于峰值约束最小平方优化标准,提出了一种用于设计线性相位定点系数FIR数字滤波器的新方法.修正了传统多交换算法,使之能在部分系数固定的情况下得到具有浮点精度的其余系数;提出了一个结合该修正多交换算法的迭代量化过程,将所有系数逐一量化成定点精度.设计实例验证了该方法的有效性.  相似文献   
6.
为提高模拟电路实现模糊神经网络的精度,通过对模糊神经网络中的高斯函数电路、求小电路以及去模糊电路分别进行性能优化,从整体上达到模拟电路实现模糊神经网络中高精度、高速的特性要求.所设计的模糊神经网络整体电路采用电压模式实现,并通过逼近一个非线性函数来验证.所设计的模拟单元电路均采用TSMC 0.18 μm工艺参数设计完成.通过Cadence软件仿真,结果表明:在1.8 V的工作电压下,所提出的改进型单元电路具有精度高、结构简单、便于调节和扩展的特性,并且能够完整地实现模糊神经网络的控制.  相似文献   
7.
提出由传输函数直接设计电流模式低通对数域滤波器的方法,实现了电流模式一阶低通对数域滤波器.并根据一阶低通、高通和全通滤波器之间的结构关系,设计出具有多输出功能的一阶对数域滤波器,该滤波器结构简单,PSPICE仿真表明,它具有良好的频率响应特性,可以实现低电压工作,且能通过改变外部电流调节截止频率.  相似文献   
8.
采用衰减器技术和负反馈设计了一种新的高线性度低功耗的跨导运算放大器(OTA).提出的OTA能有效地抑制3次谐波分量(HD3)从而使其线性度得到很大改善,同时它可以通过改变衰减器因子实现跨导可调.电路采用TSMC 0.18 m工艺在Cadence的Spectre 中进行设计与仿真,结果表明它的线性范围为-0.65~0.65 V,功耗仅为0.73 mW.最后通过一个四阶OTA-C滤波器验证了该OTA的性能.  相似文献   
9.
作为第四个基本电路元件,忆阻器非常适合实现混沌电路.采用浮地忆阻器实现了一个超混沌系统,通过调节系统参数,该系统在忆阻器的非线性作用下产生了混沌和超混沌现象.采用常规的动力学分析手段,如平衡点的稳定性、李氏指数谱和分岔图研究了电路参数变化时系统的动力学特性.为了验证电路的动力学行为,采用通用的电子器件实现了一个分段线性浮地磁控忆阻器的模拟等效电路并应用到提出的混沌电路中,Pspice仿真结果与理论分析完全吻合.  相似文献   
10.
基于FPGA的可重配置分数阶信号变换处理器设计   总被引:1,自引:0,他引:1  
为了满足对分数阶信号变换进行实时计算的要求,提出一种基于Altera Stratix Ⅱ FPGA平台的可重配置分数阶信号变换处理器的硬件实现方案.根据角度分解的算法,设计了一种通用的硬件框架并实现.利用FPGA的可重配置性,通过简单的参数调整可以实现各种不同的分数阶信号变换的功能.实验表明本系统灵活性强,为快速开发各种基于分数阶信号变换的实时系统提供了一个良好的平台.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号