排序方式: 共有4条查询结果,搜索用时 857 毫秒
1
1.
2.
给出了6bit分辨率、10bit精度的千兆以太网卡芯片数模转换电路,包括体系结构设计、电路设计与仿真、版图设计.该数模转换电路经过TSMC 0.13μm 1P8M CMOS工艺验证,工作电压为1.5V/2.7V.芯片测试结果表明该数模转换电路能够满足千兆以太网卡芯片的性能要求. 相似文献
3.
提出了一种快速以太网卡芯片数模混合自适应均衡器的体系结构。该结构采用Sign SignLMS算法 ,可有效地补偿双绞线传输的损耗 ,消除向前码间干扰 ;由于采用数模混合电路结构 ,无需高速A/D转换器和数字乘法器 ,降低了功耗和缩小了芯片面积。该自适应均衡器已经过TSMC 0 35 μM 1P5MCMOS工艺验证。 相似文献
4.
A circuit architechure to realize clock recovery for fast Ethernet applications is presented, whick includies system architecture, modified Mueller Muller algorithm for 100BASE-TX, phase detector for 100BASE-TX and multiple output charge pump PLL. The clock recovery circuit is verified by TSMC 0.35um 1P5M CMOS process. The results show that this clock recovery circuit exactly extracts the timing information. It has advantages over others for simple and easy implementation. 相似文献
1