首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   20篇
  免费   0篇
综合类   20篇
  2008年   3篇
  2007年   2篇
  2005年   1篇
  2004年   3篇
  2002年   3篇
  2000年   1篇
  1999年   2篇
  1995年   1篇
  1990年   3篇
  1989年   1篇
排序方式: 共有20条查询结果,搜索用时 15 毫秒
11.
介绍了一个用于高速串行通信中的新颖的高速预放大器和采样器.们负责对接收到的信号进行预放大和采样.其中,预放大器中设计了一个简单新颖的电路,利用前馈均衡来进一步消除信号的码间串扰,提高接收器的灵敏度.接收采样器采用SCFL结构,能够达到很高的工作速度.电路采用0.13μm CMOS工艺制造,工作电压为1 V,接收信号速率最高可达5 Gb/s.测试表明,接收预放大器功耗6 mW,采样器功耗2 mW.接收器输入信号差分峰-峰值150 mV条件下接收误码率小于10-12.  相似文献   
12.
通用多通道高性能DMA控制器设计   总被引:3,自引:0,他引:3  
直接存储器存取(DMA)是计算机应用系统中用于提高数据传输速率和微处理器使用效率的一项重要技术.文中提出了一种功能较为完备的通用多通道DMA控制器的设计方法,给出了系统仿真和测试结果.该控制器具有8通道,支持优先级和轮转相结合的仲裁机制,利用地址掩码和指针实现FIFO型环形缓冲.采用流水线结构设计,支持硬件握手模式和链表描述符传输方式,具有传输速度快和编程灵活的优点,适用于网络通信、多媒体处理等多种应用领域.  相似文献   
13.
本文提出描述IC封装电特性的物理模型及用时域反射测量其模型参数的方法,并采用了Z—Profile算法,大大提高了测量精度。  相似文献   
14.
15.
介绍了一种采用二级流水线和ESFR方法设计的高性能8位网络控制器芯片,给出了芯片的系统架构、特性和子模块的设计方法,芯片采用0.25 μm CMOS工艺成功流片,最后应用这款芯片进行系统开发.  相似文献   
16.
在原来双向同期整流PFC电路基础上,提出了一种抗干扰方法,它利用单稳态触发器和其它外围电路,克服了双向主开关关断瞬间所带来的噪音对控制电路的影响,使双向同期整流PFC电路能够稳定的工作,并且没有降低原电路的各项指标,为电路走向产业化又迈进了一步。  相似文献   
17.
高效率双向功率因子改善电路研制   总被引:1,自引:1,他引:0  
本文提出了一种高效率的功率因子改善电路(PFC).电路采用零电流转换方式进行控制,并采用双向开关实现了电路初级的同期整流,从而实现了高功率因子、高效率和低高次谐波的功率因子改善电路.  相似文献   
18.
本文提出了一种新型四象限CMOS模拟乘法器,其核心组成为工作于三极管区的NMOS晶体管和高频CCII(第二代电流传输器)电路.基于2μmP阱CMOS工艺参数的模拟结果显示,当电源电压为±5V,在±4V的输入范围内,其非线性误差小于2.8‰,运算误差小于3.3‰.X输入端的-3dB带宽为22MHz,Y输入端的-3dB带宽为82MHz.  相似文献   
19.
本文用adiabatic charge和energy recovery低功耗技术设计了LCOS微型显示器的驱动电路,并介绍了cadence的仿真结果和版图结构。  相似文献   
20.
本文报导一个用于48M Hz时钟产生器的锁相环.该PLL采用0.25μm n-well CMOS工艺,在2.5V供电电压下,其静态电流为1.44mA.有效版图面积为600μm·335μm.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号