全文获取类型
收费全文 | 3571篇 |
免费 | 123篇 |
国内免费 | 102篇 |
专业分类
系统科学 | 109篇 |
丛书文集 | 123篇 |
教育与普及 | 23篇 |
理论与方法论 | 2篇 |
现状及发展 | 8篇 |
综合类 | 3531篇 |
出版年
2024年 | 6篇 |
2023年 | 20篇 |
2022年 | 19篇 |
2021年 | 38篇 |
2020年 | 27篇 |
2019年 | 21篇 |
2018年 | 26篇 |
2017年 | 38篇 |
2016年 | 37篇 |
2015年 | 70篇 |
2014年 | 125篇 |
2013年 | 106篇 |
2012年 | 184篇 |
2011年 | 169篇 |
2010年 | 150篇 |
2009年 | 157篇 |
2008年 | 155篇 |
2007年 | 231篇 |
2006年 | 216篇 |
2005年 | 186篇 |
2004年 | 178篇 |
2003年 | 200篇 |
2002年 | 166篇 |
2001年 | 162篇 |
2000年 | 136篇 |
1999年 | 135篇 |
1998年 | 92篇 |
1997年 | 102篇 |
1996年 | 103篇 |
1995年 | 112篇 |
1994年 | 63篇 |
1993年 | 59篇 |
1992年 | 61篇 |
1991年 | 67篇 |
1990年 | 50篇 |
1989年 | 44篇 |
1988年 | 40篇 |
1987年 | 32篇 |
1986年 | 12篇 |
1985年 | 1篇 |
排序方式: 共有3796条查询结果,搜索用时 15 毫秒
991.
基于CMOS工艺的中小规模数字集成电路设计浅析 总被引:1,自引:0,他引:1
CMOS工艺作为一种超大规模集成电路工艺已成为数字集成电路设计的首选工艺。与大规模数字系统设计不同的是,为了减少版图面积,节约成本,中小规模数字集成电路常采用晶体管级电路仿真和手工布局布线的设计方法。文章探讨了利用CMOS互补逻辑设计中小规模数字集成电路的电路结构化简方法,介绍了设计数字集成电路版图布局布线的几点体会。 相似文献
992.
介绍了西宁西郊变电站备用电源自动投入装置的控制方案和特点,并采用可靠性高的可编程逻辑控制器(简称PLC)对变电所330kV备用电源自动投入装置的控制进行了设计。 相似文献
993.
本文采用0.25um CMOS工艺,设计了一种rail-to-rail运算放大器,该放大器用2.5V单电源供电,其输入共模范围和输出信号摆幅可以达到零电源电压,单位增益带宽为320MHz,相位裕度为60°. 相似文献
994.
以PFC boost电路为例,近似认为电感电流线性变化,得出了临界导电模式PFC电路的输入电流和输入电压的关系,基于能量守恒原理进一步得出输出电压与输入电压和开关导通时间的关系,讨论了变换器损耗的影响。仿真和实验结果验证了理论分析的正确性。 相似文献
995.
稳压管稳压电路参数和故障的仿真分析 总被引:1,自引:0,他引:1
通过Pspice软件进行电路仿真实验,确定了稳压管稳压电路的元件参数,观察到电路故障时的仿真波形,分析了输入电压和负载变化对电路输出的影响。用Pspice软件分析电路具有快捷和准确的特点,对电路分析具有重要辅助作用。 相似文献
996.
论述了《电路分析原理》多媒体课件制作的必要性及开发方式,介绍了课件的内容和特点;总结了《电路分析原理》课程采用多媒体教学与传统媒体教学相结合授课的效果及前景. 相似文献
997.
TMS320C6201高速电路PCB及电磁兼容性设计 总被引:1,自引:0,他引:1
结合TMS320C6201 DSP印刷电路板制作中的实际经验,阐述了外形与布局、电源与接地、电路灵活性等设计规则,重点说明了DSP分层布线方法及EMI滤波器的原理与设计,分析了多层高速电路PCB设计中有关可靠性、电磁兼容性等设计方面一些值得考虑的问题并提出了相应的防止和抑制电磁干扰的方法. 相似文献
998.
郭宗光 《大庆师范学院学报》2004,24(4):11-14
一般情况下,多级放大电路的开环放大倍数都比较高,引入负反馈很容易满足1+AF>>1的条件。这时,放大电路闭环放大倍数的定量计算将变得非常简单:Af=1/F;下面主要分析这种情况下放大电路的定量计算方法和规律。 相似文献
999.
通过对数字电路课程传统实习方式的改革,体现了教学观念的转变,大大激发了学生对本课程学习的兴趣。对培养学生分析和解决问题的能力,实践能力、动手能力起了重要的作用,提高了学生的专业素质。 相似文献
1000.
提出采用Heaviside函数建立可精确描述门限门行为的数学模型,该数学模型可描述门限门的置位、复位行为.针对异步单轨逻辑健壮性差的缺点,基于零协议逻辑(Null Convention Logic)设计了双轨逻辑的时延无关32位异步流水线乘法器.乘法器基于改进的Booth编码和Wallace树.该乘法器与采取同样结构的同步乘法器的仿真结果表明,前者的性能提高了近4倍. 相似文献