全文获取类型
收费全文 | 588篇 |
免费 | 19篇 |
国内免费 | 13篇 |
专业分类
系统科学 | 36篇 |
丛书文集 | 24篇 |
教育与普及 | 1篇 |
现状及发展 | 1篇 |
综合类 | 558篇 |
出版年
2022年 | 1篇 |
2021年 | 1篇 |
2020年 | 4篇 |
2019年 | 1篇 |
2017年 | 4篇 |
2016年 | 5篇 |
2015年 | 9篇 |
2014年 | 20篇 |
2013年 | 13篇 |
2012年 | 23篇 |
2011年 | 31篇 |
2010年 | 24篇 |
2009年 | 21篇 |
2008年 | 31篇 |
2007年 | 44篇 |
2006年 | 56篇 |
2005年 | 43篇 |
2004年 | 42篇 |
2003年 | 44篇 |
2002年 | 28篇 |
2001年 | 32篇 |
2000年 | 21篇 |
1999年 | 26篇 |
1998年 | 22篇 |
1997年 | 15篇 |
1996年 | 11篇 |
1995年 | 14篇 |
1994年 | 9篇 |
1993年 | 4篇 |
1992年 | 6篇 |
1991年 | 1篇 |
1990年 | 5篇 |
1989年 | 3篇 |
1988年 | 3篇 |
1987年 | 3篇 |
排序方式: 共有620条查询结果,搜索用时 46 毫秒
71.
非接触式浮体六自由度检测系统研究 总被引:5,自引:0,他引:5
阐述了利用计算机视觉技术和DSP数据处理技术,采用双CCD全方位、全行程精确测量浮体在风、浪、流、潮作用下六分量参数的方法.介绍了系统的组成和工作原理,并给出了图像处理、三维重构、六分量计算的基本方法.实测证明,该测量系统模型简单、三维重构速度快,能满足浮体测量使用要求. 相似文献
72.
针对可重构视频阵列处理器的设计要求及传统测试方法测试视频编解码系统时速度慢、精度低和可观测性不强的问题。开发了基于Qt的用户界面,设计实现了以现场可编程门阵列(Field programmable gate-array,FPGA)为核心的软硬件协同测试平台。在PC端实现以软件仿真为基础的数据传输与图像重现,在FPGA端实现以可重构视频阵列处理器为基础的视频编解码算法并行映射。实验结果表明,在工作频率为100 MHz时,FPGA与PC之间可正确传输数据并满足算法测试时不同测试用例的更换需求,具有较好的可观测性。 相似文献
73.
给出n×n网孔环接式阵列处理机上的一种并行排序算法,它将n×n阵列上的数据折叠成n×n/k子阵列,排序后再展开到整个n×n阵列上,实现n×n项数据的行主序排序,其平均时间复杂度为(2+1/k)n+o(n).若采用n×n/k阵列模型,且各处理器初始、结束状态允许有k项数据时,该算法的平均时间复杂度只有(1+2/k)n+o(n). 相似文献
74.
提出了一种面向多媒体和通信应用的CPU和DSP一体化计算的指令集架构,并设计实现了一款基于该指令集架构的VLIW DSP处理器.该CPU和DSP融合指令集架构中的CPU指令兼容已有MIPS 4KC指令集,DSP指令为自主设计.针对多媒体和通信常用算法中并行度高等特点,提出了多条基于像素操作、向量操作和复数操作的DSP指令,并详细说明了实现这些指令的关键功能模块的电路实现方法.实验结果表明,在多媒体的插值、重建以及通信的滤波、FFT等算法上,采用本文提出的面对特定应用的指令集具有较明显的优势.流片测试结果证明该指令集架构可实现且有效. 相似文献
75.
为提高传统质子磁力仪综合性能, 同时为研制Overhauser磁力仪提供参考依据, 设计了基于数字信号处理器(DSP: Digital Signal Processor)TMS320F2812研制的JPM-1型质子磁力仪。该磁力仪以DSP为核心实现质子旋进信号的采集和处理, 采用基于DSP的软件过零数频算法计算旋进信号频率。分析了探头初始信号强度, 并通过建立仪器噪声模型分析了仪器噪声。野外测试结果表明, 该磁力仪探头信号初始幅度约为0.4 μV, 初始信噪比为32 ∶1, 灵敏度为0.27 nT。 相似文献
76.
狄婧 《长春师范学院学报》2014,(4):44-46
作为智能家居和智能楼宇的排头兵,智能门禁对于加强人员管理和安全防范等具有重要作用。本文采用Bluetooth(蓝牙)4.0无线技术设计一种高可靠性、高效便捷的智能门禁终端,完成语音、数据同传和处理,给出了详细的硬件描述。通过以太网接口可有机接入智能家居或智能楼宇系统,操作简单、成本低。实际运行结果表明终端稳定可靠,能有效对门禁进行控制。 相似文献
77.
针对超标量处理器的结构特点,研究新的映射方法,实现高效FFT运算.对现代超标量结构处理器进行建模,分析FFT算法在其上执行情况,得出内存访问是FFT算法执行的关键点.并进一步对FFT的内访问过程进行建模分析,最终实现了一种基于cache优化的高效FFT映射方法,该方法将FFT进行拆分实现,充分发挥了cache的作用,进而提高了处理性能.最后在ADI公司的TS201数字信号处理器上,以该映射方法为指导实现了基2FFT算法,实验结果显示在处理点数超出cache容量时,本映射方法可以大幅度提高处理性能. 相似文献
78.
针对电动汽车全电驱动特性,为提高其制动性能,设计了一种基于电磁直线执行器的全新线控制动单元——直驱电液制动单元.介绍了该制动单元的结构和原理,以某型制动器为基础,完成了样件改装和试制工作,并基于TMS320F2812数字信号处理器建立了制动单元控制和驱动系统,同时设计了双闭环抗干扰控制算法调控其制动力.试验结果表明,直驱电液制动单元响应迅速,能够准确调控制动力,具有良好的应用前景. 相似文献
79.
对一种采用Buck-Boost级联的主电路高功率因数整流器进行了理论和控制策略方面的研究,在此基础上,利用一高性能的DSP作主控器,设计了实验电路与有关软件,给出了实验结果,结果表明,该方法具有较好的功率因数校正能力,并能提供输出电压从17 ̄117%输入电压峰值的调压范围。 相似文献
80.
多微处理机系统处理机数的一种选优方法 总被引:1,自引:0,他引:1
通过对一个SIMD/MIMD型多微处理机系统PAX的体系结构和典型算法分析,得到一种确定最优处理梵数的方法,该方法因PAX广泛适应而具有普适性。 相似文献