排序方式: 共有120条查询结果,搜索用时 328 毫秒
1.
针对软件实时操作系统的开销给嵌入式系统带来性能退化的问题,提出了基于FPGA的硬件实时操作系统的方案,设计了一个硬件信号量管理模块并用Verilog HDL硬件描述语言进行描述。仿真结果验证了这一设计的正确性,且其创建、请求和发送信号量操作的执行速度比μC/OS-Ⅱ中信号量管理部分明显提高。 相似文献
2.
通过密度梯度超速离心、脱脂从急性相胸水中分离得到含有血清淀粉样物质A(Serum AmyloidA,SAA)的高密度脂蛋白(HDL),再通过两次Sephacry1S-200层析纯化SAA蛋白。经SDS-PAGE电泳和Western Blotting检验证实得到的SAA蛋白纯度高,可作为抗原免疫动物制备抗体,方法可用于从胸水中大量制备SAA。 相似文献
3.
文章对卡尔曼滤波器的算法的5个递推方程进行了详细的介绍,并采用Verilog HDL硬件描述语言对卡尔曼滤波器的算法进行了仿真研究.通过仿真分析,结果表明卡尔曼滤波器的系统过程噪声、测量噪声、系统阶数(递归次数)等因素对滤波结果有影响。 相似文献
4.
Apolipoprotein M (apoM) is a novel apolipoprotein found mainly in high-density lipoproteins (HDL). Its function is yet to
be defined. ApoM (25 kDa) has a typical lipocalin ?-barrel fold and a hydrophobic pocket. Retinoids bind apoM but with low
affinity and may not be the natural ligands. ApoM retains its signal peptide, which serves as a hydrophobic anchor to the
lipoproteins. This prevents apoM from being lost in the urine. Approximately 5% of HDL carries an apoM molecule. ApoM in plasma
(1 μM) correlates strongly with both low-density lipoprotein (LDL) and HDL cholesterol, suggesting a link to cholesterol metabolism.
However, in casecontrol studies, apoM levels in patients with coronary heart disease (CHD) and controls were similar, suggesting
apoM levels not to affect the risk for CHD in humans. Experiments in transgenic mice suggested apoM to have antiatherogenic
properties; possible mechanisms include increased formation of pre-? HDL, enhanced cholesterol mobilization from foam cells,
and increased antioxidant properties.
Received 28 November 2008; received after revision 15 December 2008; accepted 16 December 2008 相似文献
5.
何霄鹏 《陕西理工学院学报(自然科学版)》2011,27(3)
EoS( Ethernet over SDH)技术结合了SDH和以太网两者的优势,实现了以太网数据在SDH上传输.针对硬件资源优化及EoS系统中数据帧长PLI的CRC-16校验码算法特点,提出基于FPGA的改进实现方法,通过电路仿真与综合结果表明,该方法实现了对高速并行化数据传输的有效保护,在资源消耗、实现效率两方面都取得了较好效果. 相似文献
6.
介绍了基于 EDA工具的硬件电子系统的设计方法 ,并针对特定的在系统可编程 CPL D器件 isp L SI10 16目标芯片描述了自动洗衣机模拟控制器的程序设计步骤 ,给出了 HDL程序代码 相似文献
7.
8.
9.
Verilog RTL模型 总被引:1,自引:1,他引:1
沈理 《同济大学学报(自然科学版)》2002,30(10):1194-1198
VLSI集成电路芯片测试技术正在向高层次测试推进,针对Verilog硬件描述语言,提出了一种在寄存器传输级(register transfer level,RTL)上的电路模型VRM,该模型着重于实际应用,可输出文本格式文件,便于开发实用的RTL级故障模拟和RTL级测试生成等软件。基于该模型。还实现了一个简单的RTL逻辑模拟程序以验证VRM模型的可行性。 相似文献
10.
基于VerilogHDL的流水线的设计方法及应用 总被引:1,自引:1,他引:1
采用流水线式方法设计通讯系统,可提高系统的工作速度。通过实例给出了流水线式设计方法的应用方法,验证了该方法是可行的。 相似文献