首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 203 毫秒
1.
介绍了低成本VSAT的射频功率放大链的设计和研制情况。在研制中,根据应用环境以及技术指标的要求,选择了放大链路的放大级数以及各级的增益和功率输出值,同时,依据电路的空间大小以及低成本要求,选择了各级放大器的电路形式、采用器件和基片材料。并根据大系统的要求对该放大链提供了功率检测控制点和功率控制开关。设计和研制结果表明该电路在5925MHz~6425MHz范围内增益为67dB、通道起伏小于2dB,输出功率为5W,开关比为30dB,基本满足系统指标要求。  相似文献   

2.
一种宽频带大摆幅的三级CMOS功率放大器   总被引:2,自引:1,他引:1  
设计了一种用于耳机驱动的CMOS功率放大器,该放大器采用0.35μm双层多晶硅工艺实现,驱动32Ω的电阻负载.该设计采用三级放大两级密勒补偿的电路结构,通过提高增益带宽来提高音频放大器的性能.仿真结果表明,该电路的开环直流增益为70dB,相位裕度达到86.6°,单位增益带宽为100MHz.输出级采用推挽式AB类结构,能有效地提高输出电压的摆幅,从而得到电路在低电源电压下的高驱动能力.结果表明,在3.3V电源电压下,电压输出摆幅为2.7V.  相似文献   

3.
一种高性能全差分运算放大器的设计   总被引:1,自引:1,他引:0  
设计了一种具有高增益、大带宽的全差分折叠式共源共栅增益自举运算放大电路,适用于高速高精度流水线模数转换器余量增益电路(MDAC)的应用,增益自举运算放大器的主放大器和子放大器均采用折叠式共源共栅差分结构,并且主放大器采用开关电容共模反馈来稳定输出电压,该放大器工作在5.0V电源电压下,单端负载为2pF,采用华润上华(CSMC)0.5μm 5VCMOS工艺对电路进行仿真测试,结果显示该运放的直流增益可达到126.3dB,单位增益带宽为316MHz。精度为0.01%时的建立时间为4.3ns。  相似文献   

4.
为了在不增加功耗的前提下提高低噪声放大器的增益,本文通过引入电流复用技术,并将偏置管兼作放大管,设计出一款全集成高增益低功耗超宽带低噪声放大器。采用TSMC公司的0.18μm CMOS工艺和Cadence软件对本低噪声放大器电路进行前仿真和后仿真。仿真结果表明,在1.5V的电压供电下,整个电路的功耗(power consumption,PD)为11.7mW,在2.8~8.5GHz的频段内,噪声系数(noise figure,NF)为3.05~4.1dB,正向增益(S21)为18.2~19.9dB,输入回波损耗(S11)、输出回波损耗(S22)均小于-10dB,群延迟为130~320ps,在6GHz处,三阶交调点IIP3为-12.16dBm,达到了设计目标。该低噪声放大器具有高增益低功耗的特点,可用于对增益和功耗要求都较高的接收机中。  相似文献   

5.
CMOS光接收机限幅放大器电路设计   总被引:1,自引:0,他引:1  
文章利用CMOS工艺,设计一种用于SDH STM-4速率级(622 Mbit/s)光纤用户网的光接收机限幅放大器。此电路通过直接耦合技术来提高增益、降低功耗;通过多级级联来提高增益,并通过采用有源电感负载来增加带宽,稳定电路直流工作点;并采用商用Smart Spice电路仿真软件和CSMC-HJ 0.6μm工艺参数对该电路进行仿真;结果表明,该电路在从4~500 mV,即42 dB的动态输入范围内,50Ω负载上双端输出电压摆幅稳定在680 mV。  相似文献   

6.
基于0.18μmCMOS工艺,采用共源共栅源极电感负反馈结构,设计了一个针对蓝牙接收机应用的2.4GHz低噪声放大器(LNA)电路.分析了电路的主要性能,包括阻抗匹配、噪声、增益与线性度等,并提出了相应的优化设计方法.仿真结果表明,该放大器具有良好的性能指标,在5.4mw功耗下功率增益为18.4dB,噪声系数为1.935dB,1dB压缩点为-14dBm.  相似文献   

7.
一种用于光纤传输系统的10 Gbit/s SiGe HBT限幅放大器设计   总被引:1,自引:0,他引:1  
作为光接收机前端的关键部分,限幅放大器要求具有高增益、足够带宽和大动态输入范围。利用IBM公司0.5μmSiGe BiCMOS HBT工艺设计了一种用于10Gbit/s光纤传输系统的限幅放大器。整个系统包括一个输入缓冲级、3个放大单元级、一个用于驱动50Ω传输线的输出缓冲级和一个失调电压补偿回路。模拟结果表明采用3.3V单电源供电时限幅放大器的功耗为200mW,S21小信号增益大于46dB,3dB带宽为8.5GHz,对于输入信号从10mV到1.5V的变化范围内输出信号幅值都可以恒定在800mVpp。  相似文献   

8.
采用斩波稳定技术设计了一款低噪声CMOS放大器.该放大器用于神经信号的检测和放大,包括调制解调器、rail-to-rail输入放大级、带通滤波器、低通滤波器和振荡器5个模块.其中,rail-to-rail输入放大级提高了电路的输入共模范围,带通滤波器减小了残余失调,整个斩波稳定系统使电路显现低噪声特性.该电路采用TSMC 0.35μm CMOS工艺进行了仿真流片设计,低频等效输入相关噪声谱密度为13.2 nV/sqrt(Hz),开环增益为100 dB,3 dB带宽10 kHz,芯片面积为980μm×450μm.仿真结果显示,基于斩波稳态技术的低噪声放大器可作为一种有效的神经信号检测的前端电路.  相似文献   

9.
设计了一款限幅器及场强指示电路,提出了一种新的直流失调补偿方案,利用开关电容电路实现了限幅器消直流失调部分的片内集成.该CMOS限幅器具有65 dB的电压增益,可以对载波为200 kHz、带宽为50kHz的中频信号进行放大.场强指示器部分的动态范围大于70 dB,场强检测的误差小于±1 dB.  相似文献   

10.
为解决低噪声放大器设计时带宽和驻波的问题,提出一种结合平衡放大结构和负反馈技术设计宽带低噪声放大器的方法。采用ATF38143晶体管,利用ADS软件对其进行匹配优化,以自偏压的形式提供负压简化电路,通过并联谐振电路调节增益平坦度,设计出一个工作在1.5~2.5 GHz内、端口驻波小于1.4,噪声系数优于0.55、最大增益大于14 dB、带内增益平坦度优于2 dB的宽带低噪声放大器,很好地解决了低噪声放大器的带宽和驻波问题。  相似文献   

11.
在现代微波收信机中,为保证宽频带传输性能,通常是在基本增益级间插入可控衰减器来实现增益控制。电容电桥—差分放大单元电路是一种新颖而实用的可控增益单元电路,计算和实验表明,对于微波中继收信机要求40~50dB的增益控制指标,使用三这种单元电路就可实现。  相似文献   

12.
针对互补金属氧化物半导体工艺在高频时性能差的缺点,基于砷化镓赝配高电子迁移率晶体管器件,设计了一种用于无线通信系统的宽带低噪声放大器,宽带低噪声放大器的设计采用负反馈来获得平坦的增益和较低的输入输出反射系数。电路版图设计好后利用Advanced Design System 2005进行仿真。仿真结果表明,该放大器在0.3~2.2 GHz频带内,增益高于12 dB,且变化小于3 dB;噪声系数在1.04~1.43 dB之间,输入输出反射系数均小于-10 dB,群延时特性在整个频带内接近线性,且在整个频带内无条件稳定,所设计的宽带低噪声放大器能够很好地满足实际需要。  相似文献   

13.
采用0.18μm SiGe BiCMOS工艺,设计应用于无线局域网(WLAN)802.11b/g 2.4GHz频段范围内的AB类射频功率放大器.该放大器采用三级放大结构,偏置电路采用电流镜形式的自适应偏置控制电路,具有温度补偿和线性化作用.后仿真结果显示:1dB压缩点输出功率高达27.73dBm,功率增益为25.67dB,电路的S参数在2.4GHz频段内,输出匹配S22小于-10dB,S12小于-60dB.  相似文献   

14.
基于UMC 0.18 μm CMOS 工艺,设计了一款用于全球卫星导航系统(GNSS)的宽带低噪声放大器(LNA). 其中,采用并联反馈电阻噪声抵消结构降低整体电路的噪声,使用电感峰化技术提升工作频带内的增益平坦度,进而优化高频噪声性能. 此外,采用共源共栅结构提高电路的反向隔离度. 仿真结果表明,在电源电压为1.8 V 的条件下,低噪声放大器的-3 dB 带宽为1 GHz,最大增益为15.08 dB,在1-2 GHz 内增益变化范围为±1 dB,噪声系数为2.65-2.82 dB,输入回波损耗和反向传输系数分别小于-13 dB 和-40 dB. 芯片核心面积为740 μm×445 μm.  相似文献   

15.
针对超微型化、低成本的微波低波段混合集成电路的要求,设计一种微型化2 GHz低噪声、高选择性、自动增益控制(AGC)接收模组.该放大模组通过对微型化的低噪声放大、高选择性滤波、平衡混频、电调衰减等电路的设计,采用超微细微带薄膜工艺,在68 mm×18 mm×0.5 mm陶瓷基片上制作,具有集成度高、体积小的特点,适合作为无线通信接收电路.在1.8~2.2 GHz范围内,其增益≥50 dB,噪声系数≤0.9 dB,带外抑制≥40 dB,AGC≥30 dB.  相似文献   

16.
为提高低功耗条件下运放电路的工作速度,基于Class-AB复合型差分对、非线性电流镜传输、交叉耦合对管正反馈3种结构的有机组合,提出了一种高速运算跨导放大电路(OTA)的结构设计方案.该方案在低功耗条件下,电路具有优异的摆率倍增性能,同时电路小信号带宽与低频增益得到一定程度的改善.电路采用CSMC 0.5μm CMOS工艺进行设计并完成MPW流片.在5 V电源电压下测试得到的电路静态功耗仅为11.2μA,最大上升沿与下降沿摆率分别为10和2 V/μs,低频增益60 dB以上,单位增益带宽达到3 MHz.结果表明,新型Class-AB OTA电路比同类参考OTA电路具有更高的大信号瞬态响应品质因子.  相似文献   

17.
设计实现了一种增益连续型的dB线性中频可变增益放大器.该放大器由2级优化了线性度的可变增益单元级联而成,通过宽范围的指数增益产生电路的设计,实现放大器的增益与控制电压成dB线性;同时,还设计了1种连续时间型Gm-C反馈结构的消直流失调电路,可实时抑制放大器的输出直流失调电压.电路采用0.18μm CMOS工艺进行流片,测试结果表明,在3.3V电压下,连续增益动态范围为-10~46dB,-3dB带宽大于20 MHz,直流失调的抑制增益小于-5dB,核心电路面积仅为0.11mm2.  相似文献   

18.
基于2 μm CMOS工艺!设计实现了一种2.4 V低功耗带有恒跨导输入级的RailtoRail CMOS运算放大 器。采用尾电流溢出控制的互补差分输入级和对称56类推挽结构的输出级,实现了满电源幅度的输入输出和恒 输入跨导;运用折叠共源共栅结构作为中间增益级,实现电流求和放大。整个电路在2.4 V的单电源供电下进行 仿真,直流开环增益为76.5 dB,相位裕度为67.6,单位增益带宽为1.85 MHz。  相似文献   

19.
设计了一种应用于OFDM UWB系统中的完全采用CMOS工艺的滤波器和VGA.滤波器采用5阶Chebyshev近似、G-mC biquad结构,转折频率为264 MHz,OTA采用伪差分结构以提高滤波器的线性度;VGA采用跨导增强型源级负反馈结构来控制增益,并加入源级负反馈电容进行高频补偿以拓展带宽.采用DC OffsetCorrection电路降低直流失调,并通过数字控制电容阵列(DCCA)来实现滤波器的转折频率的调谐.电路采用0.18μm CMOS工艺,1.8 V电源电压.电路的仿真结果表明滤波器和VGA系统的增益为6~48 dB,可变增益为42 dB,6 dB/step,在输入电压峰峰值为100 mV时THD小于-54 dBc,线性度为-6.35 dBV,噪声系数在通带内小于25 dB,消耗电流为30 mA.  相似文献   

20.
设计了一种适用于10位100MHz的流水线模数转换器的采样保持电路.利用SMIC0.13μmCMOS工艺,设计了一个直流增益为87.6dB的全差分自举增益放大器,其功耗仅7.2mW,且达到0.05%精度的响应时间小于4ns.在采样时钟频率为100MHz,输入信号频率为10MHz时,该采样保持电路的无杂散动态范围(SFDR)为80.7dB.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号