首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到19条相似文献,搜索用时 109 毫秒
1.
数字载波发生器设计与FPGA实现   总被引:2,自引:0,他引:2  
数控振荡器NCO是各种数字频率合成器DDS和数字载波信号发生器的核心部件.应用现场可编程器件FPGA进行数控振荡器的设计是一种新的技术.介绍了数字载波发生器的原理和设计思路,并使用ALTERA公司开发的新一代FPGA设计工具QUARTUSII对FPGA编程实现,给出正弦输出型DDS仿真结果.该方法已在多项遥测系统工程中得到应用.  相似文献   

2.
基于FPGA的直接数字频率合成器(DDS)的设计   总被引:1,自引:0,他引:1  
随着数字技术和器件水平的提高,一种新的频率合成技术——直接数字频率合成(Direct Digital Frequency Synthesis(简称DDS或DDFS)得到了飞速的发展。本文所设计的正弦信号发生器电路是采用现场可编程门阵列(FPGA)实现的一个数字频率合成器,其主要是由相位累加器、加法器、波形存储器及滤波器等组成。本课题所设计出的DDS具有变频范围广,频率步进小、幅度和频率精度高,频率和相位可调等特点,而且其最后输出的正弦信号频率高,可以达到100多MHz。  相似文献   

3.
基于FPGA器件EP1K30QC208芯片,采用VHDL设计实现了一个相位、频率均可控制的数字频率合成器,并在ZY11EDA13BE试验系统中完成硬件测试。经实验验证,输出波形达到了技术要求,性能良好,控制方便,证明了基于FPGA的DDS设计的可靠性和可行性。  相似文献   

4.
将DDS和PLL技术在频率合成方面的优缺点相结合,设计实现了低杂散、快变频、可数字扩频的频率合成器,其测试结果及频谱图均优于传统的PLL频率合成器或单纯的DDS频率合成器.  相似文献   

5.
李萍  王裕如  潘亮 《科技信息》2009,(35):27-28
本设计利用FPGA芯片实现直接频率合成器(简称DDS)系统电路的核心部分,采用VHDL硬件描述语言完成对DDS核心电路中各个模块的设计,并设计了与DDS系统相对应的外围硬件电路。这样设计的合成器能够利用8MHz的参考时钟信号合成出频率在O~500KHz的正弦波和余弦波。由于FPGA芯片具有现场可编程的特性,所设计的DDS能够根据不同的要求进行灵活改进,同时具有高集成度、运算速度快、低功耗的特点。  相似文献   

6.
本文使用直接数字频率合成器(DDS)设计和实现正弦信号发生器,并用VHDL硬件语言描述,以Altera Cyclone FPGA EP1C3T144C8作为硬件载体,配合锁相环和高速DAC TH5565芯片实现了正弦信号发生器.  相似文献   

7.
直接数字频率合成技术在跳频通信中的应用   总被引:2,自引:0,他引:2  
介绍了跳频通信(FH)和直接数字频率合成器(DDS),分析了将直接数字频率合成器应用于跳频系统的方法和问题。  相似文献   

8.
设计一种以现场可编程门阵列( FPGA )作为伪随机序列信号发生器,通过级联方式实现幅度键控( ASK)数字调制的电路实现方法。首先通过FPGA程序控制产生“0”、“1”等概的周期长度为15的伪随机基带序列,直接数字式频率合成器( DDS)电路生成模拟载波信号,输入序列与载波信号进行ASK调制,再将ASK已调信号进行包络检波,还原出数字序列。电路测试表明,利用FPGA可以产生正确伪随机序列,ASK调制解调波形与理论分析一致,具有良好的应用价值。  相似文献   

9.
张博  张斌 《应用科技》2015,(1):28-32
直接数字频率合成器(direct digital synthesizers,DDS)是通信、雷达、仪器仪表、空间电子设备和电视等现代电子系统的心脏,其好坏直接影响电子系统的性能指标。提出了MATLAB与FPGA交互的方法,在FPGA设计与实现之前进行了电路的MATLAB仿真,用于验证整个FPGA电路的工作过程及输出结果是否满足要求;最后,在硬件上进行了实现,性能测试验证了设计的正确性和可行性。  相似文献   

10.
介绍了DDS的工作原理以及基于DDS原理的无线电罗盘数字频率合成器实现的设想。  相似文献   

11.
陈瑞龙  于航 《应用科技》2011,(10):60-63
直接数字频率合成器作为一种全数字器件,应用起来十分方便,但其输出的频率上限较低,使它在应用上受到了一定的限制.对直接数字频率合成器进行研究分析基础上,扩展其频率输出上限,具有十分重要的意义.介绍了直接数字频率合成器的基本原理,分析了理想情况下它的输出频谱,提出一种利用直接数字频率合成器镜像频率来提高输出频率上限的方法,并通过理论分析及仿真实验来给予验证.实验结果证明,通过加入带通滤波器和放大器可以提取出稳定的镜像频率进而利用.  相似文献   

12.
直接数字频率合成技术在数字通信系统中被广泛采用,在研究直接数字频率合成技术基本原理的基础上,利用FPGA的DSP开发工具DSP Builder对基于正弦八分段线性近似的DDS进行了建模设计,通过仿真分析证明该设计方法的正确性和实用性,并通过QuartusⅡ完成对FPGA器件的配置下载过程。  相似文献   

13.
采用现场可编程门阵列(FPGA)基于小数分频器的原理,实现直接数字式频率合成器(DDS)。给出频率合成器的结构和实现方法,推导出输出频率与基准频率之间具有线性函数的关系。这种频率合成器具有高的频率稳定度、准确度和分辨力,通过单片机可以设置和显示所需的输出频率,使用非常方便。  相似文献   

14.
介绍了利用现场可编程逻辑门阵列(FPGA)实现直接数字频率合成信号发生器(DDS)的原理,重点介绍了DDS技术在FPGA中的实现方法以及数控振荡器(NCD)的ROM查找表设计和相位累加器设计,给出了采用FPGA芯片进行直接数字频率合成信号发生器的仿真结果以及系统顶层设计原理图.  相似文献   

15.
于航  张林波 《应用科技》2011,(10):64-67
针对现代雷达系统以及一些精密测量仪器所需要的超宽带、微小步进、低相位噪声本振源的问题,提出了一种采用钇铁石榴石振荡器为主的锁相环内插直接数字频率合成器方案.实现了S波段2~4 GHz频率范围内微小步进频率源的研究与设计.实验表明:采用钇铁石榴石振荡器频率综合器的相位噪声与动态范围都优于采用一般压控振荡器的频率综合器.  相似文献   

16.
为了在室内模拟出一套可控的抖动损伤加载系统,省去数字传输网的各种设备室外调试耗费的大量的人力、时间和经费,本文首先简要分析了数字传输抖动产生的原因以及其对网络性能的影响.其次提出了利用正弦调制的方法进行抖动模拟,给出了双直接数字频率合成器(DDS)结构的实现方案.最后基于现场可编程逻辑阵列(FPGA)实现了中心频率、抖动频率和抖动峰-峰值均可控的抖动模拟算法.研究表明,采用双DDS结构实现抖动模拟方法切实可行,具有一定的使用价值.该算法已经在信道模拟器对数字传输的损伤加载模拟中得到应用,效果良好.  相似文献   

17.
直接数字频率合成技术(DDS)是当前使用最广泛的频率合成技术,它所产生的信号具有频率分辨率高、切换速度快、切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点,被广泛应用于通信、雷达、电子对抗和仪器仪表等诸多领域。该文首先介绍了此技术的基本结构和工作原理,其次通过verilong语言编写设计了一个DDS系统。  相似文献   

18.
基于FPGA的直接数字频率合成器的设计实现   总被引:1,自引:1,他引:0  
介绍了用 Altera公司的 FPGA器件 ( F L EX10 K2 0 )实现直接数字频率合成器的工作原理、设计思路及如何与 Matlab软件接口进行设计验证  相似文献   

19.
简要分析了直接数字频率合成技术的概念、优点和应用,阐述了DDS工作的基本原理和利用DSP Builder设计正交信号发生器的基本程序,提出了正交信号发生器的仿真和FPGA实现的基本方法。  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号