首页 | 本学科首页   官方微博 | 高级检索  
相似文献
 共查询到20条相似文献,搜索用时 15 毫秒
1.
分析了HDB3编码原理,提出了基于MAX plusII平台的HDB3编码系统方案,设计了HDB3编码功能模块,并以HDB3编码为例阐明了在MAX plusII中嵌入自定义模块的方法;调试结果和分析表明,提出的方案可行,为一般用户提供了一种利用MAX plusII开放性能实现专用功能模块的有效手段和方法。  相似文献   

2.
选择合适的基带码型是数字基带传输的关键,HDB3码型因其特点成为ITU推荐使用的基带传输码型之一.提出了一种基于FPGA实现HDB3编译码的设计方法,采用VHDL语言,并在Quartus Ⅱ的环境中,验证了该方法实现HDB3编码译码的正确性.  相似文献   

3.
本文以分频比为2.5的半整数分频器的设计为例,介绍了在MAX+plus Ⅱ开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来实现半整数分频器的过程和方法。  相似文献   

4.
根据IS-95前向链路标准,介绍了卷积码编码器的原理,给出了IS-95前向链路可变比特率卷积码器的VHDL设计,在MAX+plusⅡ环境下进行了波形仿真,并下载到EPF10KLC84-3上进行了验证。  相似文献   

5.
用MAX+plusⅡ软件对"反馈清零法"的研究   总被引:1,自引:0,他引:1  
介绍了用MAX+plusⅡ软件对"反馈清零法"的研究结果.利用MAX+plusⅡ软件的时序仿真功能,可以通过波形图直接观测出清零过程,便于学生理解和掌握.同时利用MAX+plusⅡ软件对"反馈置数法"进行了仿真.  相似文献   

6.
高凡  贾磊磊 《科技信息》2010,(19):133-134
简要介绍了FPGA器件的特点和应用范围,并以分频比为7.5的半整数分频器的设计为例,介绍了在MAX+plus Ⅱ开发软件下,利用VHDL硬件描述语言以及原理图的输入方式来设计数字逻辑电路的过程和方法。  相似文献   

7.
介绍了用MAX十plusⅡ软件对“反馈清零法”的研究结果。利用MAX十PLUSⅡ软件的时序仿真功能,可以通过波形图直接观测出清零过程,便于学生理解和掌握。同时利用MAX十PLUSⅡ软件对“反馈置数法”进行了仿真。  相似文献   

8.
一种高精度频率测量的研究与实现   总被引:2,自引:0,他引:2  
通过对直接频率测量、等精度频率测量的测频误差及产生原因的分析,并根据周期性信号之间的规律性相位差变化的特性提出了一种实现高精度频率测量的具体实现方案,重点讨论了周期性信号的同步检测、高精度频率测量原理以及测量误差,对主要模块用MAX+plus Ⅱ软件进行了仿真并给出了仿真波形,对测试的误差也作了一些探讨。  相似文献   

9.
本设计采用CPLD(复杂可编程逻辑器件),运用原理图输入编程。在MAX+plus Ⅱ软件中进行仿真,编译并下载到EPM7128S84LC-15芯片上实现分频电路;采用8051单片机,运用汇编语言编程,使单片机实现测频功能。 两者结合,实现高精度测频。  相似文献   

10.
HDB3(三阶高密度双极性)码是一种双极性归零码,它是《通信原理》基带传输码型中重要的教学内容。本文在原有文献关于HDB3编码方法的叙述基础上总结出了一种新的叙述方法,有利于对HDB3编码的掌握和教学。  相似文献   

11.
HDB_3编码在《通信原理》教学中的一种叙述方法   总被引:1,自引:1,他引:0  
HDB3(三阶高密度双极性)码是一种双极性归零码,它是《通信原理》基带传输码型中重要的教学内容。本文在原有文献关于HDB3编码方法的叙述基础上总结出了一种新的叙述方法,有利于对HDB3编码的掌握和教学。  相似文献   

12.
利用VHDL语言实现直接数字频率合成   总被引:3,自引:0,他引:3  
介绍了DDS技术的组成原理及特点,利用VHDL语言在Altera公司的FLEX10K系列器件上实现了DDS系统,通过MAX plus Ⅱ和Matlab演示了仿真结果.  相似文献   

13.
解武  杨蕊  邵欣 《应用科技》2007,34(5):16-19
HDB3码(3阶高密度双极性码)保持AMI码极性反转的特点,减少了连0串的长度,有利于提取定时信息.通过对HDB3码编码原理的分析,提出一种基于FPGA的编码方法,并给出了VHDL语言的实现方法及仿真波形.此方法采用2位二进制码实现,在插入破坏符号的同时始终保持极性反转,简化了编程步骤,运行速度快,延时相对较小.由于FPGA具有重复可编程的特点,因而灵活性高,调试方便,且开发成本低,运行稳定可靠.  相似文献   

14.
介绍了VHDL语言的产生、特点和程序设计的基本语法结构 ,并以分频比为 2 .5的半整数分频器的设计为例 ,介绍了在MAX +plusⅡ 10 .0开发软件下 ,利用VHDL硬件描述语言设计数字逻辑电路的过程和方法  相似文献   

15.
针对复杂大规模可编程器件的特点,提出了一种新的HDB3编译码器的实现方法,在Quartus2.1开发软件环境下,采用硬件编程语言VHDL,实现了HDB3编译码器的设计,经过仿真验证,其功能符合HDB3编译码的要求.  相似文献   

16.
介绍了循环码编码的基本原理,并以MAX+PLUSⅡ软件为开发平台,利用CPLD器件设计了一个(7、3)循环码编码器,该编码器具有编码快速、准确率高等特点.  相似文献   

17.
本文结合自身的教学实践提出了《通信原理》中HDB3编码和A律13折线编解码两个教学难点的化解方法,从而使学生能更加轻松快速地掌握相应的知识点。  相似文献   

18.
提出了一种新的压电马达驱动电路设计方法,用可编程逻辑器件制作了驱动电路的波形发生部分,经过在MAX+PLUSⅡ10.2软件上的仿真,结果表明:输出频率稳定度高,可以得到所需的结果.  相似文献   

19.
介绍了小数分频的基本原理、电路组成和程序设计,通过MAX plusⅡ开发软件进行波形仿真.经过对该程序的调试,说明了该设计的可行性.  相似文献   

20.
本文介绍一种适合高校电子信息专业的EDA软件MAX+PLUSⅡ,阐述使用MAX+PLUSⅡ软件设计交通信号灯自动定时控制系统的过程.本设计在GW48-CK实验箱上进行了下载,验证了整个设计的正确性.  相似文献   

设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号