共查询到18条相似文献,搜索用时 93 毫秒
1.
2.
基于CPLD和USB的高速数据采集系统的设计 总被引:4,自引:0,他引:4
刘来福 《西安科技大学学报》2005,25(2):208-210,231
介绍了CPLD和USB在基于数据采集系统的虚拟仪器的应用。通过软、硬件技术的结合,实现了对多路模拟信号的采集和多种波形的输出,充分发挥了虚拟仪器的优势。该系统利用CPLD芯片及高速、高精度的ADS8364芯片和多通道的DAC7624/25芯片,开发了高速数据采集和波形发生器系统,并使用USB接口在主机中实现数据存储与显示。 相似文献
3.
4.
5.
设计并实现了一种以CPLD为数据采集逻辑控制单元,以PCI总线为接口,采用视频专用处理芯片SAA7115来实现图像预处理的视频图像采集系统。详细讨论了CPLD的控制逻辑和图像预处理。采用CPLD实现视频图像信号采集,提高系统性能,同时具有适应性和灵活性强、设计、调试方便等优点。实验结果表明该系统实现了图像的实时采集。 相似文献
6.
陈仲 《长春师范学院学报》2011,(6):34-37
本文主要介绍一种以可编程逻辑器件为主要控制核心,利用单片机实现控制显示和输入的数字存储示波器。系统中,根据模数转换器特征在CPLD内设计了高速信号采集模块和数据缓存功能的接口单元。利用单片机简单易行的处理能力实现了液晶显示屏(LCD)显示控制和键盘的输入控制。CPLD和单片机的结合,使得该系统利用CPLD快速采集输入信号并利用单片机控制慢速的LCD显示。 相似文献
7.
设计并实现了一种以CPLD为数据采集逻辑控制单元,以PCI总线为接口,采用视频专用处理芯片SAA7115来实现图像预处理的视频图像采集系统。详细讨论了CPLD的控制逻辑和图像预处理。采用CPLD实现视频图像信号采集,提高系统性能,同时具有适应性和灵活性强、设计、调试方便等优点。实验结果表明该系统实现了图像的实时采集。 相似文献
8.
9.
应用CPLD复杂可编程控制器及CH365 PCI接口芯片,结合数据采集的实际需要设计出一种低成本、高速的数据采集卡.该采集卡可采集16路模拟信号,能同时实时采集8路脉冲量信号,其具有一16位的数字量输出通道和一32位的计数器,可用以实时控制. 相似文献
10.
介绍了一种基于大规模CPLD实现的8路时分复用光纤传输系统的原理,并详细说明了利用编/解码芯片和大规模CPLD实现时分多路传输系统的方法,为了实现多路数字信号传输,系统采用了TDM和WDM技术,信道中两路光载波信号分别为850nm和1310nm.通过试验,验证了方案的可行性和先进性。 相似文献
11.
针对微小型自适应光学系统中波前信号处理机处理数据量大,处理速度快的特点,设计了以两片DSP为核心处理器,以CPLD完成时序控制功能的波前信号处理机.讨论了该信号处理机的原理、特点和实现.结果表明,通过周密的逻辑设计,该处理机能保持高速的并行处理.能够保证自适应光学系统的带宽和稳定性要求. 相似文献
12.
设计了一种基于可编程逻辑器件的并行多路数据采集控制器.该控制器可以控制10路AD转换器,根据配置对2种最多达660个通道进行数据采集.采用乒乓存储器同时进行数据采集和传输;使用片内共享存储区存储配置数据并返回特定通道数据;设计了工作时钟发生器以维护工作时序,同时可降低芯片功耗.控制器采用VHDL(超高速集成电路硬件描述语言)语言在RTL(寄存器传输级)级设计,并在单片CPLD(复杂可编程逻辑器件)上实现.设计结果表明,该控制器具有体积小、功耗低、易于移植等优点. 相似文献
13.
介绍可编程器件异步设计中的亚稳态现象及其可能造成的危害,阐述同步设计的重要性.通过具体的设计实例论证了跨时钟域同步处理的必要性,并给出一种实现跨时钟域同步处理的方法和具体电路实例. 相似文献
14.
吴永祥 《安徽理工大学学报(自然科学版)》1995,(3)
本文针对数据采集系统中超限报警报表设计问题进行了探讨,其中着重讨论了多路快速信号数据采集系统的超限报警报表设计问题,并提出了几种具体的设计方案.而后通过实例阐述一个多路快速信号数据采集系统超限报警报表的硬件和软件设计过程. 相似文献
15.
通过探讨Windows系统下高精度定时的方法和分析VxD技术的特点,实现了基于工业控制计算机和Windows下的高速高精度数据采集,并给出了数据采集系统的程序框架. 相似文献
16.
介绍了一种基于复杂可编程逻辑器件 (CPLD)的曼彻斯特码高速数据传输系统设计方案。其特点是 :①将曼彻斯特编码、解码及其相关的控制逻辑集成于CPLD中 ,减小了传输系统的规模 ;②工作方式由微处理器 (MPU)编程控制 ,可以根据传输信道的特性选择不同的数据格式及传输速率 ,通用性强 ;③输入、输出采用并行方式与先进先出缓冲存储器接口 ,传输过程中无须干预 ,降低了传输系统对MPU的负载 ,有利于系统总体性能的提高。该方案特别适用于实时多任务下的高速数据采集与传输系统。 相似文献
17.
本文的数字频率计设计,采用自上向下的设计方法,实现整个电路的测试信号控制、数据运算处理和控制数码管的显示输出。一块复杂可编程逻辑器件CPLD芯片EPM7128SLC84-15完成各种时序逻辑控制、计数功能。在MAX+PLUS II平台上,用VHDL语言编程完成了CPLD的软件设计、编译、调试、仿真。本文详细论述了系统自上而下的设计方法及CPLD的软件编程设计。 相似文献
18.
本文在智能家居控制系统研究和设计的现状上,论述了采用复杂可编程逻辑器件CPLD与单片机构成的双控制器为控制核心,利用公用电话网PSTN传递信息来实现智能家居的系统设计实现过程。和传统的控制系统中单独以单片机作为控制核心相比,其硬件连线复杂度,可靠性等方面都有所提高;和单独采用CPLD作为控制核心相比,克服了可编程逻辑器件的触发器资源非常有限,控制时序方面不足的缺点。信息传送利用公用电话网,与采用调制解调器(Modem)与计算机的结合来传送信息相比,其实现费用大为降低. 相似文献