首页 | 本学科首页   官方微博 | 高级检索  
     

一种高速低功耗32位RISC微处理器的设计
引用本文:吉隆伟,李侠,沈泊,李文宏,章倩苓. 一种高速低功耗32位RISC微处理器的设计[J]. 系统工程与电子技术, 2003, 25(3): 273-276
作者姓名:吉隆伟  李侠  沈泊  李文宏  章倩苓
作者单位:复旦大学专用集成电路与系统国家重点实验室,上海,200433
摘    要:采用VLSI的实现方法设计了一种高速低功耗32位RISC微处理器(FDU32)。该处理器指令和接口均与ARM7TDMI兼容,通过采用新的流水线结构、冲突控制策略及低功耗的数据通路,使其在0.35靘 CMOS工艺条件下与传统ARM7TDMI相比,CPI减小11%,主频提高67%,MIPS提高87%,数据通路功耗降低46%,仅芯片规模略有增加。此外,设计中还采取了多项措施以保证芯片工作的稳定性和鲁棒性。该处理器功能已通过FPGA验证。

关 键 词:精简指令集  微处理器  片上系统  低功耗  超大规模集成电路
文章编号:1001-506X(2003)03-0273-04
修稿时间:2002-02-09

Design of a High-Speed Low-Power 32-bit RISC Microprocessor
JI Long-wei,LI Xia,SHEN Bo,LI Wen-hong,ZHANG Qian-ling. Design of a High-Speed Low-Power 32-bit RISC Microprocessor[J]. System Engineering and Electronics, 2003, 25(3): 273-276
Authors:JI Long-wei  LI Xia  SHEN Bo  LI Wen-hong  ZHANG Qian-ling
Abstract:
Keywords:RISC  Microprocessor  System-on-chip  Low-power  VLSI  
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号