首页 | 本学科首页   官方微博 | 高级检索  
     检索      

高性能低功耗32位浮点RISC微处理器的研究
引用本文:孙海珺,邵志标,邹刚,赵宁.高性能低功耗32位浮点RISC微处理器的研究[J].西安交通大学学报,2005,39(6):607-610,655.
作者姓名:孙海珺  邵志标  邹刚  赵宁
作者单位:1. 西安交通大学电子与信息工程学院,710049,西安
2. 西安微电子技术研究所,710054,西安
摘    要:提出了低功耗架构、片上总线预选器等新的设计思想和改进的高阶布斯算法,利用0.35μmCMOS工艺,研制成功一种低功耗、高性能32位浮点精简指令系统(RISC)微处理器.该处理器芯片内置128kb静态随机存储器,芯片面积为7mm×7mm,中断和定、浮点等指令集所有指令运行正确,32位浮点乘法运算仅需17.8ns.与传统的设计相比,该微处理器主频提高了38%,功耗下降了39%,50MHz频率下的动态功耗仅为164mW,并具有边界扫描测试功能.研制结果表明,新的设计思想和算法有效地提高了微处理器的综合性能,为嵌入式浮点RISC的研究提供了新的途径.

关 键 词:精简指令系统  微处理器  总线预选器  高阶布斯算法  低功耗架构
文章编号:0253-987X(2005)06-0607-04

Research on 32-bit Floating-Point RISC Microprocessor with High-Performance and Low Power Consumption
Sun Haijun,Shao Zhibiao,ZOU Gang,Zhao Ning.Research on 32-bit Floating-Point RISC Microprocessor with High-Performance and Low Power Consumption[J].Journal of Xi'an Jiaotong University,2005,39(6):607-610,655.
Authors:Sun Haijun  Shao Zhibiao  ZOU Gang  Zhao Ning
Institution:Sun Haijun1,Shao Zhibiao1,Zou Gang1,Zhao Ning2
Abstract:
Keywords:reduced instruction set computer  microprocessor  bus preselector  high radix Booth algorithm  low-power architecture
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号