首页 | 本学科首页   官方微博 | 高级检索  
     检索      

基于FPGA和单片机的扫频信号源的设计
引用本文:段惠敏,周泽华,查长军,桂金瑶.基于FPGA和单片机的扫频信号源的设计[J].合肥学院学报(自然科学版),2018(2).
作者姓名:段惠敏  周泽华  查长军  桂金瑶
作者单位:合肥学院电子信息与电气工程系
摘    要:针对目前扫频信号源的扫速调整复杂性问题,提出了一种可快速调整步进长度的方法,以Alter公司CycloneⅡFPGA为核心完成DDS直接数字频率合成计,以ATmega128 AVR单片机为控制器调整频率控制字K值,从而改变DDS累加器的相位增量,完成步进单位和输出频率的设置。测试表明,本系统不但能以10nHz(n=0,1,2,3,4,5,6)为步进单位从1Hz~11MHz循环输出,也可设置1Hz~11MHz间任意整数的点频输出,而且大大降低了误差,输出信号波形质量优良,较传统扫频信号源能更好满足不同精度的频率特性测试需求。

本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号