首页 | 本学科首页   官方微博 | 高级检索  
     

H.264/AVC编码器中6阶插值滤波器的实现
引用本文:王庆春,曹喜信,路卫军,何晓燕,曹健. H.264/AVC编码器中6阶插值滤波器的实现[J]. 北京大学学报(自然科学版), 2007, 43(3): 417-420
作者姓名:王庆春  曹喜信  路卫军  何晓燕  曹健
作者单位:北京大学深圳研究生院集成微系统重点实验室,深圳,518055;通讯作者,E-mail:wangqc328@163.com; 北京大学软件与微电子学院,北京,102600;安康学院物理与计算机系,安康,725000
基金项目:北京市(SOC)重大科技计划,安康学院专项科研计划
摘    要:针对H.264/AVC视频编码器的系统芯片设计,提出了6阶1/2像素插值滤波器的4种具体实现结构;并且在相同的约束条件下,使用Synopsys综合工具比较了各自的实现代价,最终给出了6阶1/2像素插值滤波器的优化实现结构。

关 键 词:H.264/AVC视频编码器  6阶插值滤波器  芯片面积  路径延迟  
收稿时间:2006-06-29
修稿时间:2006-06-292006-10-16

Realization of 6-Tap Finite Impulse Response Interpolation Filter for H.264/AVC Encoder
WANG Qingchun,CAO Xixin,LU Weijun,HE Xiaoyan,CAO Jian. Realization of 6-Tap Finite Impulse Response Interpolation Filter for H.264/AVC Encoder[J]. Acta Scientiarum Naturalium Universitatis Pekinensis, 2007, 43(3): 417-420
Authors:WANG Qingchun  CAO Xixin  LU Weijun  HE Xiaoyan  CAO Jian
Affiliation:Key Laboratory of Integrated Microsystems,Shenzhen Graduate School, Peking University, Shenzhen, 518055;Corresponding Author, E-mail:wangqc328@163.com; School of Software and Microelectronics, Peking University, Beijing, 102600;Department of Physics and Computer Science, Ankang College, Ankang, 725000
Abstract:It is proposed that four hardware architectures of 6-tap finite impulse response interpolation filter for the design of H.264/AVC encoder(SOC).Moreover,based on comparative analysis of Synopsys Design Compiler to implement the hardware at the same constraint,an efficient half pixel interpolation filter(6-tap FIR) architecture had been given finally.
Keywords:H .264/AVC video encoder   6-tap finite impulse response interpolation filter   chip area   delay
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《北京大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《北京大学学报(自然科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号