首页 | 本学科首页   官方微博 | 高级检索  
     检索      

GPS接收机相关器技术研究及FPGA实现
引用本文:王尔申,ZHANG Shu-fang,胡青,JIANG Yi,孙晓文.GPS接收机相关器技术研究及FPGA实现[J].系统仿真学报,2008,20(13).
作者姓名:王尔申  ZHANG Shu-fang  胡青  JIANG Yi  孙晓文
作者单位:大连海事大学信息科学技术学院,辽宁,大连,116026
摘    要:GPS接收机中的相关器设计是GPS接收机设计的一个关键技术之一.阐述了GPS相关器的工作原理和结构,对构成相关器的各个模块进行了详细的理论分析,利用本地产生的C/A码的超前、即时、滞后码与输入信号进行并行相关,提高了捕获的速度和精度,并用verilog硬件描述语言在FPGA中实现了GPS相关器的全部设计.设计中首先在modelsim下进行功能仿真,然后进行时序仿真,仿真通过后下载到Xilinx VirtexTM-II Pro开发板中进行验证.运行结果表明设计的相关器工作正常,性能可靠,与微处理器配合可以完成GPS信号的捕获和跟踪.

关 键 词:相关器  并行相关  Modelsim仿真

GPS Correlator Research and FPGA Implementation
WANG Er-shen,ZHANG Shu-fang,HU Qing,JIANG Yi,SUN Xiao-wen.GPS Correlator Research and FPGA Implementation[J].Journal of System Simulation,2008,20(13).
Authors:WANG Er-shen  ZHANG Shu-fang  HU Qing  JIANG Yi  SUN Xiao-wen
Abstract:
Keywords:GPS  FPGA
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号