首页 | 本学科首页   官方微博 | 高级检索  
     

采用FPGA技术的北斗B3I同步算法
引用本文:沈周锋. 采用FPGA技术的北斗B3I同步算法[J]. 福州大学学报(自然科学版), 2020, 48(3): 302-308
作者姓名:沈周锋
作者单位:漳州职业技术学院电子工程学院,福建 漳州 363000
摘    要:针对BDS-B3I弱信号同步算法运算量大的难题,提出一种改进算法.该算法先计算累加时长1 ms的互相关序列,然后根据信号模型将运算结果扩展为累加时长20 ms的互相关序列.基于FPGA(现场可编程门阵列)技术,将改进算法简化为累加运算节约芯片开销,并设计一种并行且流水线化的电路结构,达到同时搜索多路卫星信号的目的. MATLAB仿真结果和FPGA验证表明,改进算法的计算量相比原始算法下降了90%, SNR-34 dB且频偏±30 Hz时捕获概率达到100%,流水线和并行化结构进一步加快卫星信号搜索速度,具有较强实用性.

关 键 词:北斗导航卫星系统(BDS)  B3I信号  FPGA  同步算法  互相关

BDS B3I synchronization algorithm using FPGA technology
SHEN Zhoufeng. BDS B3I synchronization algorithm using FPGA technology[J]. Journal of Fuzhou University(Natural Science Edition), 2020, 48(3): 302-308
Authors:SHEN Zhoufeng
Abstract:
Keywords:
本文献已被 CNKI 等数据库收录!
点击此处可从《福州大学学报(自然科学版)》浏览原始摘要信息
点击此处可从《福州大学学报(自然科学版)》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号