首页 | 本学科首页   官方微博 | 高级检索  
     

基于Nios II的多路高速数据采集存储系统的实现
作者姓名:祝宇  王连明  艾淑平
作者单位:1. 东北师范大学物理学院, 长春130024; 2. 吉林建筑大学基础科学部, 长春130118
基金项目:国家自然科学基金资助项目(21227008),吉林省科技厅基金资助项目(20130102028JC)
摘    要:为了解决多路高速数据的采集与存储问题, 提出基于FPGA(Field Programmable Gate Array)和Nios II软核技术的设计实现方法。将采集的数据和FPGA 的配置数据共享配置存储器空间, 可以节省额外的存储器件,降低系统成本。实验中以EP2C35F672C8 为控制核心、AD7980 为模数转换器、EPCS64 为存储介质, 实现了15 路模拟信号的完全并行采集。该系统可实现对多路ADC(Analog-to-Digital Converter)的并行控制, 从而实现多路信号的并行高速采集。由于采用了软核技术, 使系统具有很高的灵活性和可扩展性。实验结果表明, 此设计为要求成本低、系统升级频繁的工程提供了新的思路。

关 键 词:Nios II控制器  现场可编程门阵列  多路数据采集  高速  并行  串行存贮器  
收稿时间:2015-02-07
本文献已被 万方数据 等数据库收录!
点击此处可从《吉林大学学报(信息科学版)》浏览原始摘要信息
点击此处可从《吉林大学学报(信息科学版)》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号