首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的通用异步收发传输器控制FLASH存储系统设计
作者姓名:柳炳琦  庹先国  李怀良  刘明哲  黄辉
作者单位:成都理工大学;西南科技大学;电子科技大学;
基金项目:国家自然科学基金重大科研仪器设备研制专项(41227802);国家自然科学基金(41274109);国家杰出青年科学基金(41025015);四川省青年科技创新研究团队项目(2011JTD0013);四川省科技支撑计划(2013FZ0022)资助
摘    要:为了解决测井数据文件的存储问题,提出了一种基于FPGA实现通用异步收发传输器(UART)控制FLASH存储系统设计的方法。以FPGA作为核心控制器对系统结构进行了模块化分解,以适应自顶向下的设计方法。在Quartus II开发平台中采用Verilog硬件描述语言利用有限状态机,实现了UART控制FLASH的读、写、擦除操作;并给出了UART控制FLASH的数学模型。采用Spansion公司的S29AL016D系列FLASH结合FPGA和UART设计了接口电路。最后在Modelsim环境下进行仿真,验证了该存储系统设计的正确性和可靠性。

关 键 词:垂直地震创面(VSP)  通用异步收发传输器(UART)  FPGA  FLASH  有限状态机
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号