时延驱动的门阵和标准单元布图系统——Tiger |
| |
引用本文: | 洪先龙,蔡懿慈,乔长阁,黄浦江,康志伟,薛天雄,葛守仁,程中宽.时延驱动的门阵和标准单元布图系统——Tiger[J].清华大学学报(自然科学版),1997(1). |
| |
作者姓名: | 洪先龙 蔡懿慈 乔长阁 黄浦江 康志伟 薛天雄 葛守仁 程中宽 |
| |
作者单位: | 清华大学计算机科学与技术系,美国加州大学Berkeley分校电机工程系,美国加州大学SanDiego分校计算机科学与工程系 |
| |
基金项目: | 国家“八五”和“九五”科技攻关项目,国家自然科学基金 |
| |
摘 要: | Tiger可以完成从布局到详细布线的整个布图全过程。在整个布图过程中,根据RC延迟模型计算所有连线的延迟,并把整个芯片的时延最小作为优化目标。在Tiger系统中,应用了性能驱动的布局和总体布线算法、DRAFT通道布线算法和基于垂直通道模型的走线道分配算法。实验结果表明,Tiger的布图速度要比TimberWolf6.0快很多。它在保证芯片性能的同时,其芯片面积与TimberWolf差不多。
|
关 键 词: | 时延驱动 标准单元 门阵列 布图 |
本文献已被 CNKI 等数据库收录! |
|