基于折叠式比例串联变压器的功率放大器芯片设计 |
| |
引用本文: | 吴海岗,李斌,吴朝晖,王昆,刘洋.基于折叠式比例串联变压器的功率放大器芯片设计[J].华南理工大学学报(自然科学版),2018(8). |
| |
作者姓名: | 吴海岗 李斌 吴朝晖 王昆 刘洋 |
| |
作者单位: | 华南理工大学电子与信息学院 |
| |
摘 要: | 为了在保证芯片面积的同时提高变压器在不同模式下的能量传递效率,文中设计了一款用于无线通信射频系统的新型射频功率放大器芯片,提出了基于折叠式比例串联变压器的功率合成结构,该结构引入了交叉耦合系数以增强变压器初次级的耦合,改善能量传递效率.采用0. 18μm RF CMOS工艺实现了该芯片,其工作频率为2. 4 GHz.测试结果表明:在2. 5 V的供电下,高输出功率模式时,饱和输出功率和最大线性输出功率分别为28. 3和27. 2 d Bm,功率附加效率分别为33. 5%和31. 6%;低输出功率模式时,最大线性输出功率为19. 8 d Bm,功率附加效率为24. 1%.芯片性能良好,可以满足高效、高密度及多制式无线通信射频链路的应用要求.
|
本文献已被 CNKI 等数据库收录! |
|