首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的高速、高阶FIR滤波器设计
引用本文:李文刚. 基于FPGA的高速、高阶FIR滤波器设计[J]. 四川理工学院学报(自然科学版), 2005, 18(1): 38-41
作者姓名:李文刚
作者单位:电子科技大学电子工程学院,四川,成都,610054
摘    要:基于FPGA的查找表LUT结构,提出了一种改进DA算法,在时域实现高速、高阶FIR滤波器,以满足雷达数字脉冲压缩的需要,并在Xilinx公司的VertexIIFPGA上进行了试验验证。

关 键 词:DA算法  查找表  加法器  FIR滤波器
文章编号:1673-1549(2005)01-0038-04
修稿时间:2004-12-02

FIR Filter Design of a High-speed and High-order Based on FPGA
LI Wen-gang. FIR Filter Design of a High-speed and High-order Based on FPGA[J]. Journal of Sichuan University of Science & Engineering(Natural Science Editton), 2005, 18(1): 38-41
Authors:LI Wen-gang
Abstract:Based on FPGA LUT structure, it is presented a modified Distributed Arithmetic(DA) to implement high-speed and high-order FIR filter in time domain, so that it can be satisfied with processing high speed and wide band pulse compression radar signal. This method is verified by using Xilinx Vertex II FPGA.
Keywords:DA  LUT  adder  FIR
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号