首页 | 本学科首页   官方微博 | 高级检索  
     

基于CPLD和Verilog的高精度线阵CCD驱动电路设计
引用本文:黄文林. 基于CPLD和Verilog的高精度线阵CCD驱动电路设计[J]. 科学技术与工程, 2012, 12(30): 8052-8057
作者姓名:黄文林
作者单位:华南理工大学
摘    要:以东芝公司生产的TCD1711DG线阵CCD为例,研究了一种基于CPLD的线阵CCD驱动电路的设计方法。首先,分析了线阵CCD基本结构和工作原理,并叙述了线阵TCD1711DG驱动脉冲的时序要求。在QuartusⅡ开发系统上,运用Verilog描述的有限状态机,设计了基于Altera公司MAX 7000S系列EPM7032STC44的驱动电路。最后,采用ModelSim SE软件进行仿真,并用示波器测试出CPLD输出的驱动脉冲。仿真和试验结果表明,CCD输出结果完全符合TCD1711DG的时序要求。

关 键 词:线阵CCD  CPLD  驱动电路  Verilog HDL  有限状态机
收稿时间:2012-06-27
修稿时间:2012-06-27

The design of a high accuracy linear array CCD driving circuit based on CPLD and Verilog
HUANG Wen-lin. The design of a high accuracy linear array CCD driving circuit based on CPLD and Verilog[J]. Science Technology and Engineering, 2012, 12(30): 8052-8057
Authors:HUANG Wen-lin
Affiliation:(School of Mechanical & Automotive Engineering,South China University of Technology,Guangzhou 510640,P.R.China)
Abstract:
Keywords:linear array CCD  CPLD  driving circuit  Verilog HDL  finite state machine
本文献已被 CNKI 等数据库收录!
点击此处可从《科学技术与工程》浏览原始摘要信息
点击此处可从《科学技术与工程》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号