首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的Turbo码译码算法实现
引用本文:张桂华,桑会平,姬红兵. 基于FPGA的Turbo码译码算法实现[J]. 系统工程与电子技术, 2008, 30(8)
作者姓名:张桂华  桑会平  姬红兵
作者单位:1. 西安电子科技大学电子工程学院,陕西,西安,710071;中国电子科技集团第54研究所,河北,石家庄,050081
2. 中国电子科技集团第54研究所,河北,石家庄,050081
3. 西安电子科技大学电子工程学院,陕西,西安,710071
摘    要:在分析Turbo码编译码中MAP类译码算法的基础上,重点研究了Max-Log-MAP译码算法的工程实现方法.为解决Turbo码译码嚣FPGA实现时的复杂性高、存储量大的问题,提出了一种基于FPGA的优化译码器结构和译码算法实现方案,有效减少了存储容量,提高了处理速度,并在Altera的EP2S90芯片上实现了10MHz速率的Turbo码译码器,通过时序仿真验证了译码结构的有效性.

关 键 词:Turbo码  Max-Log-MAP算法  译码器

Implementation of Turbo codes decoding algorithm based on FPGA
ZHANG Gui-hua,SANG Hui-ping,JI Hong-bing. Implementation of Turbo codes decoding algorithm based on FPGA[J]. System Engineering and Electronics, 2008, 30(8)
Authors:ZHANG Gui-hua  SANG Hui-ping  JI Hong-bing
Abstract:The MAP algorithm of Turbo codes is analyzed firstly,with emphasis on the implementation of the Max-Log-MAP decoding algorithm.An optimized decoding structure of Turbo codes decoder with high speed and low memory capacity is proposed,which reduces the complexity and the requirement for memory capacity.The algorithm structure can be easily implemented on the EP2S90 FPGA of Altera at 10MHz.Simulation results show that it is both efficient and practical.
Keywords:FPGA
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号