首页 | 本学科首页   官方微博 | 高级检索  
     

一种可扩展高速FPGA嵌入式ECC电路设计
作者姓名:叶海江  来金梅
作者单位:复旦大学专用集成电路与系统国家重点实验室;
基金项目:国家高技术研究发展计划(2012AA012001)资助项目
摘    要:针对当前现场可编程门阵列(FPGA)嵌入式帧检错与纠错(ECC)电路速度低、可扩展性差的不足,设计了一种新型可扩展的高速流水线型帧ECC电路.它充分利用FPGA回读数据的特征,在FPGA回读数据的同时完成单帧数据的ECC校验,不占用额外的存储资源.每一级流水线的延时相对于整个FPGA配置电路的延时而言是非常小的,不会影响到整个FPGA配置电路的速度.实验结果表明,和Xilinx设计的ECC电路相比,本设计的平均最高工作频率是其1.5倍,平均资源占用率仅为其10%.此外,该帧ECC电路具有良好的扩展性,通过调整流水线的级数就能够很好地适应FPGA配置位流结构的改变.

关 键 词:现场可编程逻辑门阵列(FPGA)  ECC  流水线
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号