首页 | 本学科首页   官方微博 | 高级检索  
     检索      

一种应用于超高速ADC中6G/8GHz的高精度正交时钟产生电路
引用本文:蒋健兵,马顺利,周光耀,叶凡,任俊彦.一种应用于超高速ADC中6G/8GHz的高精度正交时钟产生电路[J].复旦学报(自然科学版),2014(4).
作者姓名:蒋健兵  马顺利  周光耀  叶凡  任俊彦
作者单位:复旦大学专用集成电路与系统国家重点实验室;
基金项目:国家高技术研究发展计划(2013AA013101)资助项目
摘    要:正交时钟被广泛地用在正交频分复用(OFDM)通信系统的时间交织模拟数字转换器(ADC)中.正交信号的相位偏差和时钟抖动对整个系统都有着重要的影响.针对时间交织ADC的应用需求,提出一种宽带的输出相位可调的正交注入锁定分频器,通过调节注入信号和耦合信号的能量来改善因器件失配和工艺偏差等造成的正交信号的相位误差.在此基础上设计了一个基于LC压控振荡器的电荷泵型锁相环.该锁相环采用TSMC65nm工艺设计,正交时钟的频率输出范围是5.8~6.5GHz和7.1~8.3GHz,正交相位的平均误差小于0.26°,满足系统设计的预设指标.

关 键 词:锁相环  正交时钟  相位可调  注入锁定分频器
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号