首页 | 本学科首页   官方微博 | 高级检索  
     

高速列并行10位模数转换电路的设计
引用本文:高静,姚素英,徐江涛,史再峰. 高速列并行10位模数转换电路的设计[J]. 天津大学学报(自然科学与工程技术版), 2010, 43(6)
作者姓名:高静  姚素英  徐江涛  史再峰
作者单位:天津大学电子信息工程学院,天津,300072 
基金项目:国家自然科学青年基金资助项目,天津市科技支撑计划重点资助项目 
摘    要:设计了用于CMOS图像传感器列级信号处理系统的10位模数转换器.该模数转换电路采用两级转换的方式,转换速度较单斜ADC提高了近8倍.设计了电阻阵列式多路斜坡发生器、级联结构比较器、数字纠错和消失调等电路,该ADC在不增加工艺成本的条件下满足了10位精度的要求.电路采用Chartered 0.35μm工艺制造.测试结果表明,该模数转换器的INL±0.5 LSB,DNL±0.5 LSB,信噪比为58.364 7 dB.

关 键 词:模数转换器  电阻阵列  失调  比较器

Design of High Speed Column-Parallel 10-Bit ADC
Abstract:
Keywords:
本文献已被 CNKI 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号