首页 | 本学科首页   官方微博 | 高级检索  
     检索      

QoS中堆排序的脉动阵列结构在FPGA上的实现
引用本文:吴彦宏,陈相宁.QoS中堆排序的脉动阵列结构在FPGA上的实现[J].科学技术与工程,2008,8(19).
作者姓名:吴彦宏  陈相宁
作者单位:南京大学电子科学与工程系,南京,210093
摘    要:提出了一种用于实现堆排序的串行输入输出的脉动阵列结构,在FPGA上实现了基于该阵列结构的具有QoS保证的核心交换模块。对FPGA中运算部件的微结构进行了分析。实验结果表明,与软件实现相比用FPGA实现堆排序算法能够极大地提高运行速率和优化时序,适用于优秀QoS机制的硬件现实。

关 键 词:脉动阵列  堆排序  QoS  FPGA  Verilog  HDL语言

Realization of Heap Sort in Guarantee Mechanism of QoS in FPGA Based on Systolic Array Architecture
WU Yan-hong,CHEN Xiang-ning.Realization of Heap Sort in Guarantee Mechanism of QoS in FPGA Based on Systolic Array Architecture[J].Science Technology and Engineering,2008,8(19).
Authors:WU Yan-hong  CHEN Xiang-ning
Abstract:
Keywords:QoS  FPGA
本文献已被 维普 万方数据 等数据库收录!
点击此处可从《科学技术与工程》浏览原始摘要信息
点击此处可从《科学技术与工程》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号